Informe Practica Compuertas
Informe Practica Compuertas
Informe Practica Compuertas
Informe de laboratorio
Miguel Ángel Rubiano [email protected]
Gabriel Eduardo Cruz [email protected]
Johan Alirio Rojas [email protected]
Yury Daniela Rojas, [email protected]
Servicio Nacional de Aprendizaje (SENA)
OBJETIVOS
Compuerta SÍ o Buffer
Compuerta NAND
Cualquier compuerta lógica se puede negar,
esto es, invertir el estado de su salida,
simplemente agregando una compuerta NOT
que realice esa tarea. Debido a que es una
situación muy común, se fabrican compuertas
Compuerta OR (O) que ya están negadas internamente. Este es el
La función booleana que realiza la compuerta caso de la compuerta NAND: es simplemente
la negación de la compuerta AND vista
OR es la asociada a la suma, y anteriormente.
matemáticamente la expresamos como “+”. Esto modifica su tabla de verdad, de hecho la
invierte (se dice que la niega) quedando que la
Esta compuerta presenta un estado alto en su salida solo será un 0 cuando todas sus
salida cuando al menos una de sus entradas entradas estén en 1.
El pequeño círculo en su salida es el que
también está en estado alto. En cualquier otro
simboliza la negación. El número de entradas
caso, la salida será 0. debe ser como mínimo de dos, pero no es raro
encontrar NAND de 3 o más entradas.
Tal como ocurre con las compuertas AND, el
número de entradas puede ser mayor a dos.
4
Compuerta NOR
De forma similar a lo explicado con la .
compuerta NAND, una compuerta NOR es la
negación de una compuerta OR, obtenida
agregando una etapa NOT en su salida
Compuerta NXOR
No hay mucho para decir de esta compuerta.
Como podemos ver en su tabla de verdad, la Como se puede deducir de los casos
salida de una compuerta NOR es 1 solamente anteriores, una compuerta
cuando todas sus entradas son 0. Igual que en NXOR no es más que una XOR con su salida
casos anteriores, la negación se expresa en negada, por lo que su salida estará en estado
los esquemas mediante un círculo en la salida. alto solamente cuando sus entradas son
El número de entradas también puede ser iguales, y en estado bajo para las demás
mayor a dos. combinaciones posibles.
Compuerta NOR-EX
La compuerta OR vista anteriormente realiza la
operación lógica correspondiente al O
inclusivo, es decir, una o ambas de las
entradas deben estar en 1 para que la salida
sea 1. Un ejemplo de esta compuerta en
lenguaje coloquial seria “Mañana iré de
compras o al cine”. Basta con que vaya de
compras o al cine para que la afirmación sea
verdadera. En caso de que realice ambas
cosas, la afirmación también es verdadera. Transistor 2N2222:
Aquí es donde la función XOR difiere de la OR:
en una compuerta XOR la salida será 0 Es un transistor bipolar NPN de baja potencia
siempre que las entradas sean distintas entre de uso general. Sirve tanto para aplicaciones
sí. En el ejemplo anterior, si se tratase de la de amplificación como de conmutación. Puede
operación XOR, la salida seria 1 solamente si amplificar pequeñas corrientes a tensiones
fuimos de compras o si fuimos al cine, pero 0
pequeñas o medias; por lo tanto, sólo puede
tratar potencias bajas (no mayores de medio
5
PROCEDIMIENTO
Imagen 1
Imagen 2
A B C D E F G H I
1 0 0 0 0 1 0 1 1 0
2 0 0 0 0 1 0 1 1 0
3 1 0 0 1 1 0 1 1 0
4 0 0 1 0 1 0 0 1 0
5 0 1 0 1 0 0 1 1 0
6 0 0 0 0 1 0 1 1 0
7 1 0 1 1 1 1 0 0 1
8 0 0 0 0 1 0 1 1 0
9 0 0 1 0 1 0 1 1 0
10 0 0 0 0 1 0 1 1 0
11 1 1 0 1 0 0 1 1 0
12 0 0 1 0 1 0 1 1 0
13 0 1 0 1 0 0 1 1 0
14 0 0 0 0 1 0 1 1 0
15 1 1 1 1 0 0 1 1 0
16 0 0 0 0 1 0 1 1 0
17 0 0 0 0 1 0 1 1 0
18 0 0 0 0 1 0 1 1 0
19 1 0 1 1 1 1 0 0 1
20 0 0 0 0 1 0 1 1 0
21 0 1 0 1 0 0 1 1 0
Voltajes Intensidad
Vr: 10,8 v Iv:110 mA arranque
Vs: 4,9v Iv 100 mA nominal
Vce: 4.8v
Vv :125v