Diseñar Un Contador 9 A 0
Diseñar Un Contador 9 A 0
Diseñar Un Contador 9 A 0
Contador De 0 a 9
(Conclusiones)
Integrantes:
Paso #1
Se plante4a en forma tabular los estados presentes y los estados siguientes para cada F.F. y se
planea las combinaciones de entrada para el estado siguiente.
Contador
Entrada QN QN + 1 E N T R A D A S
# D C B A D C B A J0 K0 JC KC JB KB JA KA
9 1 0 0 1 1 0 0 0 X 0 0 X 0 X X 1
8 1 0 0 0 0 1 1 1 X 1 1 X 1 X 1 X
7 0 1 1 1 0 1 1 0 0 X X 0 X 0 X 1
6 0 1 1 0 0 1 0 1 0 X X 0 X 1 1 X
5 0 1 0 1 0 1 0 0 0 X X 0 0 X X 1
4 0 1 0 0 0 0 1 1 0 X X 1 1 X 1 X
3 0 0 1 1 0 0 1 0 0 X 0 X X 0 X 1
2 0 0 1 0 0 0 0 1 0 X 0 X X 1 1 X
1 0 0 0 1 0 0 0 0 0 X 0 X 0 X X 1
0 0 0 0 0 1 0 0 1 1 X 0 X 0 X 1 X
Paso # 2
QD QC QB 00 01 11 10
QA
00 0 1 3 2
01 4 5 7 6
11 12 13 15 14
10 8 9 11 10
A continuación se realiza la simplificación de las ecuaciones para f.f. con el siguiente orden.
Conclusiones :
Castillo Dias y Briseño Avila.
Contadores digitales
Son circuitos digitales lógicos secuénciales de salida binaria o cuenta binaria,
característica de temporización y de memoria, por lo cual están constituidos a
base deflip-flops el flip-flop es capaz de permanecer en un estado determinado o
en el contrario durante un tiempo indefinido puede usarse para almacenar
un bit. La información contenida en muchos puede representar el estado de un
secuenciador, el valor de un contador.
SICRONICOS
El contador sincrónico elimina los retrasos acumulativos de los flip-flops que
se vieron en los contadores tipo rizado. Todos los flip-flops en el
contadorsincrónico están bajo el control del mismo pulso de reloj. La
velocidad de repetición está limitada sólo por el retraso de uno de los flip-
flops, más el retraso introducido por los bloques de control.
Este tipo de contadores donde cada salida del flip-flop sirve como señal de
entrada CLK para el siguiente flip-flop, estoscontadores no cambian de estado
todos juntos por lo que se dice que no están en sincronía, solo el primer flipflop
responde a los pulsos del reloj ,luego para que al segundo flip-flop responda debe
esperar que el primer flip-flop cambie de estado, y para que el tercer flip-flop se
complemente debe esperar que el segundo flip-flop cambie de estado, y así
sucesivamente con los demás flip-flop. Por lo tanto existe un leve retraso entre las
respuestas de cada flip-flop.