Convertidores DC DC No Aislados
Convertidores DC DC No Aislados
Convertidores DC DC No Aislados
FACULTAD DE INGENIERÍA DE PRODUCCIÓN Y SERVICIOS
ESCUELA PROFESIONAL DE INGENIERÍA ELÉCTRICA
1
Contenido
Introducción a los convertidores básico de con único
interruptor semiconductor controlado
Principio de funcionamiento en estado estable
Análisis detallado de convertidores básicos DC/DC en
modo de conducción continua (CCM siglas del inglés)
Convertidores básicos reductor (Buck), elevador (Boost) y reductor‐
elevador (Buck‐Boost)
Semejanzas y diferencias
Introducción a la rectificación sincrónica en la conmutación
Convertidores básicos de 4ta. orden
Conversión lineal de DC/DC (circuito analógico)
RV ig Q iO
ig iO
= (vOiO)/(vgig) RL vO
vg RL vO vg
iO ig
vE ‐
vE
Av ‐ vO/vg Av
2
Conversión DC/DC lineal versus conmutada
ig Q iO S
ig iO
vg RL vO
vg RL vO
vE ‐
Av vE ‐
PWM Av
Feedback loop Vref
Feedback loop Vref
Lineal
Conmutada (provisional)
Características:
vO_avg
vO 100% de eficiencia
vg
Formas de onda de voltaje de
salida no deseadas
t
Introducción a la conversión DC/DC conmutada (1/3)
S vO
ig iO vO_avg
vg
vg RL vO t
La componente AC debe ser
vE ‐
PWM Av removida!!
Feedback loop Vref
S
ig iO
S
ig iO
Filter
vg RL vO
vg RL vO
Con C
PWM Av ‐
C filter vE
Vg VO Feedback loop Vref
t
Convertidor básico DC/DC
Resulta no regulada!!! conmutado (provisional)
3
Introducción a la conversión DC/DC conmutada (2/3)
S iL
ig iO S
ig iO
Filter L
vg RL vO Con LC
vg RL vO
C
PWM Av ‐
vE LC filter
S iL
ig iO
+ L + vD VO
vD RL vO Vg
vg iD C
D ‐ ‐
t
LC filter
Convertidor básico DC/DC
conmutado 7
Introducción a la conversión DC/DC conmutada (3/3)
iS iL
S iL iO
iO ig
ig
S + L C +
+ L + vD vO
vD vO vg RL
vg iD RL iD D ‐ ‐
D ‐ C ‐
LC filter Convertidor reductor (Buck)
4
Análisis de convertidor Buck en CCM
(Estado‐estable)
Topología específica del convertidor Buck
iS iL iL
ig iO iO
L + L C +
S + C +
vD vO vD RL vO
vg RL ‐
iD D ‐ ‐
LC filter
vD
vg vD vD_avg = vO
vO vg
t
t
dT Componentes de AC es
T
d: “ciclo de trabajo” removido por el filtro LC
Este procesamiento es válido solo
vO = vD_avg = d∙vg con filtro LC debidamente diseñado
SEA_uniovi_CC1_089
Consideraciones para el método de análisis de Convertidores DC/DC
(1/6)
Por ejemplo: convertidor DC/DC SEPIC mas complejo se
puede aplicar las consideraciones del método de análisis
ig L1 C1 iD D
+ ‐
iS iL2 R
+
Vg VO
L2 C2 ‐
S
Obviamente los componentes aun no están diseñados
Se puede emplear, tambien otros métodos de análisis
10
SEA_uniovi_CC1_09
5
Consideraciones para el método de análisis de Convertidores DC/DC
(2/6)
Instrumento importante para el análisis en estado estable de convertidores
DC/DC
Paso 1‐ Para obtener las formas de onda de voltaje y corriente se aplica las
leyes de Faraday y de Kirchhoff
Paso 2‐ En estado estable tener en cuenta el valor promedio del voltaje a
través del inductor y el valor promedio de la corriente a través del capacitor.
‐ Aplicar el balance de voltajes en el tiempo (Voltaje–Segundo)
Paso 3‐ Para los valores promedio aplicar las leyes de Kirchhoff de corriente
y voltaje.
Paso 4‐ Realizar el balance de potencia de entrada y salida
11
SEA_uniovi_CC1_10
Consideraciones para el método de análisis de Convertidores DC/DC
(3/6)
Paso 1 y 2: Todo circuito eléctrico que opera en estado estable debe
cumplir los siguiente:
Valor promedio a través del inductor siempre debe ser cero. Caso
contrario, al corriente neta del inductor siempre aumentara; y no se
logrará obtener la condición de estado‐estable
Valor promedio a través del capacitor siempre debe ser cero. Caso
contrario, el voltaje neto del capacitor siempre aumentara; y no se logrará
obtener la condición de estado‐estable.
+
L vL_avg = 0
Circuit in
Vg
‐
steady‐state
C iC_avg = 0
12
6
Consideraciones para el método de análisis de Convertidores DC/DC
(4/6)
Paso 2: Caso particular para convertidores básicos DC/DC en estado‐estable:
El voltaje a través del inductor tiene la forma de onda rectangular
La corriente a través del capacitor tiene la forma de onda triangular
vL Areas iguales
+ v1
Circuit in
L vL + t
‐ ‐ ‐v2
Vg steady‐state dT
C iC T Balance de Volt∙seg
V1dT – V2(1‐d)T = 0
vL_avg = 0 iC_avg = 0
iC
+ t
‐
Areas iguales
13
SEA_uniovi_CC1_12
Consideraciones para el método de análisis de Convertidores DC/DC
(5/6)
Paso 3: Todo circuito eléctrico con dispositivos de electrónica de potencia
(analizado en un periodo de determinada frecuencia) debe cumplir que:
La Ley de Corrientes de Kirchhoff (LCK) no solo se cumple para valores instantáneos de
corriente; sino, también para valores promedios de corrientes;
La Ley de Voltajes de Kirchhoff (LVK) no solo se cumple para valores instantáneos de
voltaje; sino, también para valores promedios de voltaje.
LVK aplicado a la malla 1 se tiene:
Example vg ‐ vL1 ‐ vC1 ‐ vL2 = 0
Node1 vg ‐ vL1_avg ‐ vC1_avg ‐ vL2_avg = 0
iL1 L1 iC1 C1 Así, se tiene que: vC1_avg = vg
+ vL1 ‐ + ‐ LCK aplicado al nodo 1 se tiene:
vC1
iS + iL1 ‐ iC1 ‐ iS = 0
vL2
Vg L2 iL1_avg ‐ iC1_avg ‐ iS_avg = 0
S
Loop1 ‐
Así, se tiene que: iS_avg = iL1_avg
14
SEA_uniovi_CC1_13
7
Consideraciones para el método de análisis de Convertidores DC/DC
(6/6)
Paso 4: El convertidor DC/DC conmutado es considerado un Sistema sin
pérdidas (con componentes ideales)
i Potencia de entrada:
g iO
Pg = vgig_avg
Switching‐mode +
vg RL vO Potencia de salida:
DC/DC converter ‐
PO = vOiO = vO2/RL
Balance de Potencia:
Así, se tiene que: vgig_avg = vO2/RL
Pg = PO
Análisis de Convertidor Buck estado‐estable en CCM (1/4)
Paso 1: Formas de onda. Recordar que el voltaje de salida se mantiene constante
(continua) durante un ciclo de conmutación, si el convertidor se ha diseñado
correctamente.
ig vS iS iL iO
+ ‐
Señal de comando
iD + L C +
S vD vO
vg RL
‐ t
D ‐
iL
iL iO
L
t
C +
S on, D off vO iS
vg RL
‐
t
Etapa durante: dT
iL iO iD
t
L C +
S off, D on vO dT
RL
‐
T
Etapa durante: (1‐d)T
16
8
Análisis de Convertidor Buck estado‐estable en CCM (2/4)
S off, D on L C + De la Ley de Faraday:
vO
RL
‐ iL = vO(1‐d)T/L
Etapa durante: (1‐d)T
17
Análisis de Convertidor Buck estado‐estable en CCM (3/4)
9
Análisis de Convertidor Buck estado‐estable en CCM (4/4)
ig vS iS iL iO Resumen
+ ‐
iD + L C + Señal de comando
S vD vO
vg RL
‐ t
D ‐
vD
vg
vO = d∙vg (reductor: vO < vg)
t
vSmax = vDmax = vg iL iO
iL_avg = iO = vo/RL t
iS
ig_avg = iS_avg = d∙iO iL
iD_avg = iL_avg ‐ iS_avg = (1‐d)∙iO t
iL = vO(1‐d)T/L iD
t
iL_peak = iL_avg + iL/2 = iO + vO(1‐d)T/(2L) dT
iS_peak = iD_peak = iL_peak T
19
SEA_uniovi_CC1_18
10