Segundo Informe de Digitales Sumador de Dos Bits
Segundo Informe de Digitales Sumador de Dos Bits
Segundo Informe de Digitales Sumador de Dos Bits
A B Ci CO S
0 0 0 0 0
0 0 1 0 1
0 1 0 0 1
0 1 1 1 0
1 0 0 0 1
1 0 1 1 0
1 1 0 1 0
1 1 1 1 1
Imagen 3: Diagrama de conexiones interno del
7432 Tabla IV: Tabla de verdad de un sumador de un bit
Entradas A0 B0 A1 B1
1 0 0 0 0
2 1 0 0 0
3 0 1 0 0
4 1 1 0 0
5 0 0 1 0
6 0 0 0 1
7 0 0 1 1
8 0 1 1 1
Imagen 5: Montaje realizado en Tinkercad y la 9 1 0 1 1
10 1 1 0 1
realidad 11 1 1 1 0
12 1 1 1 1
13 0 1 0 1
Como se puede ver en la Figura 5 se utilizaron pull-ups 14 1 0 1 0
15 0 1 1 0
para enviar las señales de entrada A0 , B0 , A1 Y B1 y para 16 1 0 0 1
evidenciar la salida se utilizaron 3 leds correspondientes
a las salidas S0 , S1 y al bit de acarreo final CO . Tabla V: Exposición de las posiciones del Dip Switch en
el circuito de la Figura 5
Se presentan las imágenes del montaje fı́sico del sumador
de 2-bits.
Salidas S0 S1 CO
1 0 0 0
2 1 0 0
3 0 1 0
4 0 1 0
5 0 1 0
6 0 1 0
7 0 0 1
8 1 0 1
9 1 0 1
10 0 0 1
11 0 0 1
12 0 1 1
13 1 1 0
14 1 1 0
15 1 1 0
16 1 1 0
11 (Acarreo)
0 1 1 (Número 1)
Imagen 7: Montaje Fı́sico Sumador 2-Bits, Entradas en- + 0 1 1 (Número 2)
cendidas 1 1 0 (Resultado)
VI. Conclusiones
• Como se pudo observar en la Tabla V y la Tabla VI
el circuito sumador de dos bits entrega los resultados
esperados de la suma de los números binarios que
representan sus entradas.
• Cuando se conectan en cascada varios sumadores de
un bit, aquél que tiene su Ci conectado a tierra
es el que lleva a cabo la suma de los bits menos
significativos.
• El bit más significativo lo produce el sumador que no
tiene conectado su CO a otro sumador.
VII. Referencias
1) Fairchild Semiconductor, DM74LS08Quad 2-
Input AND Gates, Marzo 2000
2) Fairchild Semiconductor, DM74LS32Quad 2-
Input OR Gate, Junio 1986
3) Fairchild Semiconductor, DM7486 Quad 2-
Input Exclusive-OR Gate, Septiembre 1986
4) Sumador Completo de un Bit, Juan Carlos Paez.