Clase Flip Flop

Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1de 9

Escuela San pablo N°2073

FLIP FLOPS
Terminalidad: Electrónica Asignatura: Introducción a la
Tecnología Digital
2024
INTRODUCCIÓN
Circuitos combinacionales: las salidas “solo” dependen del estado
de sus entradas

¿Problema?
EJEMPLO: ASCENSOR
S2
S2
S1
P2 S1 S0
Lógica M
P2 combinacional
P1
P1
S0
P0
P0
𝑀 = 𝑃𝑂 𝑆0 + 𝑃1 𝑆ഥ1 + 𝑃2 𝑆2
EJEMPLO: ASCENSOR

¿Problema?
Poco práctico: necesitaría mantener pulsado el botón del piso al que quiero ir
o conectar y desconectar una llave

De ahí la necesidad de contar con un circuito que me permita almacenar el


estado del pulsador hasta que llegue al sensor de final de carrera
SOLUCIÓN: REALIMENTACIÓN

¿Problema?

No puedo
apagarlo
Circuito secuencial: las salidas dependen del estado de sus
entradas y de los estados anteriores de las salidas
FLIP FLOP ASINCRÓNICO (LATCH)
• Biestable elemental (buffer)

• Biestable con SET y RESET


FLIP FLOP RS

SET = 1 Q=1 \Q=0

RESET=0 Q=0 \Q=1

¿Problema?

Las resistencias en serie me


degradan los niveles lógicos
FLIP FLOP RS

Reemplazo las NOT por NOR

Aíslo los pulsadores de la salida para no


necesitar de resistencias limitadoras de
corriente

Resistencia “pull-down”
FLIP FLOP RS
Reacomodando el circuito… Tabla de verdad
S R Qn (Estado actual)
0 0 Qn-1 (Estado anterior)
0 1 0
1 0 1
1 1 Prohibido o indeterminado

¿Por qué prohibido?


Dependiendo el tiempo de retardo de las compuertas lógicas,
el valor de Q será “0” o “1”, lo que significa que es
indeterminable

También podría gustarte