0% ont trouvé ce document utile (0 vote)
270 vues7 pages

Ij

Ce document présente le décodage d'adresses dans un système à microprocesseur. Il décrit les composants du système, explique le rôle du décodage d'adresses et établit le plan mémoire pour lire les données des différents composants.

Transféré par

Abderrahmane Wardi
Copyright
© © All Rights Reserved
Formats disponibles
Téléchargez comme DOC, PDF, TXT ou lisez en ligne sur Scribd
Télécharger au format doc, pdf ou txt
0% ont trouvé ce document utile (0 vote)
270 vues7 pages

Ij

Ce document présente le décodage d'adresses dans un système à microprocesseur. Il décrit les composants du système, explique le rôle du décodage d'adresses et établit le plan mémoire pour lire les données des différents composants.

Transféré par

Abderrahmane Wardi
Copyright
© © All Rights Reserved
Formats disponibles
Téléchargez comme DOC, PDF, TXT ou lisez en ligne sur Scribd
Télécharger au format doc, pdf ou txt
Télécharger au format doc, pdf ou txt
Vous êtes sur la page 1/ 7

TD : DECODAGE D’ADRESSES

DECODAGE D’ADRESSES: TD

Objectif : Au cours de ce TD, nous allons voir les notions fondamentales concernant le
décodage d’adresses:
- Quel est le but du décodage d’adresse.
- Comment est-il implémenté dans une architecture à microprocesseur.
- Comment établir un plan mémoire d’un système à microprocesseur existant.

I. PRESENTATION DU SYSTEME
On considère un système à base d’un microprocesseur comprenant les divers éléments
suivants :
- Un microprocesseur 8 bits ;
- Une mémoire ROM ;
- Une mémoire RAM ;
- Un Convertisseur Analogique – Numérique (CAN) permettant de convertir
plusieurs tensions analogiques.

Le schéma simplifié du système est le suivant :

D[0..7]

A0 D0 A0 D0 A0 D0
A1 D1 A1 D1 A1 D1
A2 D2 A2 D2 A2 D2
A3 D3 A3 D3 A3 D3
A4 µP D4 A4 ROM D4 A4 RAM D4
A5 D5 A5 D5 A5 D5
A6 D6 A6 D6 A6 D6
A7 D7 A7 D7 A7 D7
A8 A8 A8
A9 A9
A10
A11
A12 CS CS

A[0..9]

A8 D0
S0
A9 D1
S1
D2
V1 D3
A10 CS_RAM
Entrées des V2 D4
A11
DECODAGE tensions V3
CAN D5
A12 CS_ROM
D’ADRESSES analogiques V4 D6
CS_CAN D7

CS

LYCEE LA FAYETTE 1/7


TD : DECODAGE D’ADRESSES

II. VOCABULAIRE ET DEFINITION


Question II.1. Calculer la capacité de la mémoire RAM en octets et en kbits.

…………………………………………………………………………………………………
…………………………………………………………………………………………………
…………………………………………………………………………………………………
…………………………………………………………………………………………………
…………………………………………………………………………………………………

Question II.2. Calculer la capacité de la mémoire ROM en ko et en kbits.

…………………………………………………………………………………………………
…………………………………………………………………………………………………
…………………………………………………………………………………………………
…………………………………………………………………………………………………
…………………………………………………………………………………………………

Question II.3. Comment se nome le bus D[0..7] ?

…………………………………………………………………………………………………
…………………………………………………………………………………………………
…………………………………………………………………………………………………

Question II.4. Comment se nome le bus A[0..7] ?

…………………………………………………………………………………………………
…………………………………………………………………………………………………
…………………………………………………………………………………………………

Question II.5. Que signifie le terme CS ? Sur quel état logique cette entrée est-elle valide ?

…………………………………………………………………………………………………
…………………………………………………………………………………………………
…………………………………………………………………………………………………
…………………………………………………………………………………………………

Question II.6. Cocher la bonne réponse : Lorsque le signal CS de la RAM et de la ROM est
à l’état logique « 1 »….
 Les sorties de la RAM et de la ROM sont à « 1 » ou à « 0 » suivant les
valeurs contenues dans les mémoires
 Les sorties du circuit intégré sont en haute impédance « HZ »

Question II.7. Cocher la bonne réponse : Dans le cas où les signaux CS de la RAM et de la
ROM sont à l’état bas en même temps…
 Il n’y a pas de conflit sur le bus de données
 Il y a un conflit car les signaux D0 à D7 de ces deux composants sont
présents sur le bus de données.

LYCEE LA FAYETTE 2/7


TD : DECODAGE D’ADRESSES

Question II.8. Si on veut lire les données de la RAM, quels circuits doit-on désactiver afin
d’éviter un conflit sur le bus de données ?

…………………………………………………………………………………………………
…………………………………………………………………………………………………

Question II.9. Si on veut lire les données de la ROM, quels circuits doit-on désactiver afin
d’éviter un conflit sur le bus de données ?

…………………………………………………………………………………………………
…………………………………………………………………………………………………

Question II.10. Si on veut lire les données du CAN, quels circuits doit-on désactiver afin
d’éviter un conflit sur le bus de données ?

…………………………………………………………………………………………………
…………………………………………………………………………………………………

Question II.11. Expliquer succinctement le rôle du décodage d’adresses dans un tel système.

…………………………………………………………………………………………………
…………………………………………………………………………………………………
…………………………………………………………………………………………………
…………………………………………………………………………………………………

III. FONCTIONNEMENT DU CAN


Le CAN utilisé dans ce système permet de convertir jusqu’à 4 tensions analogiques. Les
tensions analogiques à convertir sont sélectionnée à l’aide des broches S0 et S1.

La table suivante indique comment sont sélectionnées les tensions analogiques à l’entrée du
CAN :

S1 S0 Tension analogique sélectionnée


0 0 V1
0 1 V2
1 0 V3
1 1 V4

Question III.1. Compléter le tableau suivant :

A9 A8 Tensions analogique sélectionnée


0 0
0 1
1 0
1 1

LYCEE LA FAYETTE 3/7


TD : DECODAGE D’ADRESSES

IV. ETABLISSEMENT DU PLAN MEMOIRE DU SYSTEME


Afin de réaliser la fonction décodage d’adresses, on utilise un circuit 74138. Le schéma du
système est le suivant :
D[0..7]

A0 D0 A0 D0 A0 D0
A1 D1 A1 D1 A1 D1
A2 D2 A2 D2 A2 D2
A3 D3 A3 D3 A3 D3
A4 µP D4 A4 ROM D4 A4 RAM D4
A5 D5 A5 D5 A5 D5
A6 D6 A6 D6 A6 D6
A7 D7 A7 D7 A7 D7
A8 A8 A8
A9 A9
A10
A11
A12 CS CS

A[0..9]

A8 D0
S0
A9 D1
CS_ROM S1
D2
BIN/OCT V1 D3
A10 1
1 Entrées des V2 D4
A11 2
2 0
15
CS_RAM
tensions V3
CAN D5
14
A12 3 4
1
2
13 analogiques V4 D6
12
3
4
11 D7
6 & 5
10
9
6
4 EN 7
7 CS_CAN
5 CS
74LS138

DECODAGE
D’ADRESSES

La table de vérité du circuit 74138 est la suivante :

Entrées Sorties
4 2 1 0 1 2 3 4 5 6 7
0 0 0 0 1 1 1 1 1 1 1
0 0 1 1 0 1 1 1 1 1 1
0 1 0 1 1 0 1 1 1 1 1
0 1 1 1 1 1 0 1 1 1 1
1 0 0 1 1 1 1 0 1 1 1
1 0 1 1 1 1 1 1 0 1 1
1 1 0 1 1 1 1 1 1 0 1
1 1 1 1 1 1 1 1 1 1 0

LYCEE LA FAYETTE 4/7


TD : DECODAGE D’ADRESSES

Question IV.1. Compléter le schéma structurel de la page précédente en reliant correctement


les broches 6, 4 et 5 (chacune au VCC ou à la masse) du 74138 afin de le valider.

Question IV.2. En vous aidant de la table de vérité du 74138, compléter le tableau suivant :

Adresses A[10..12] Sorties du 74138


A12 A11 A10 0 1 2 3 4 5 6 7
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1

Question IV.3. Quel doit être le niveau du signal CS_RAM pour sélectionner la RAM ?

…………………………………………………………………………………………………

Question IV.4. Quels doivent être les niveaux logiques sur A10, A11 et A12 afin de
sélectionner la RAM ?

…………………………………………………………………………………………………
…………………………………………………………………………………………………
…………………………………………………………………………………………………

Question IV.5. Quel doit être le niveau du signal CS_ROM pour sélectionner la ROM ?

…………………………………………………………………………………………………

Question IV.6. Quels doivent être les niveaux logiques sur A10, A11 et A12 afin de
sélectionner la ROM ?

…………………………………………………………………………………………………
…………………………………………………………………………………………………
…………………………………………………………………………………………………

Question IV.7. Quel doit être le niveau du signal CS_CAN pour sélectionner le CAN ?

…………………………………………………………………………………………………

Question IV.8. Quels doivent être les niveaux logiques sur A10, A11 et A12 afin de
sélectionner le CAN ?

…………………………………………………………………………………………………
…………………………………………………………………………………………………
…………………………………………………………………………………………………

LYCEE LA FAYETTE 5/7


TD : DECODAGE D’ADRESSES

On rappel que le CAN permet de faire l’acquisition de 4 tensions analogiques. Les tensions
analogiques sont sélectionnées à l’aide des adresses A8 et A9.

Question IV.9. Compléter le tableau suivant décrivant les adresses hautes et basses
permettant de sélectionner les circuits RAM, ROM et CAN.

Circuit A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0


RAM

ROM

CAN : V1

CAN : V2

CAN : V3

CAN : V4

Question IV.10. Déduire de la question précédente les plages d’adresses permettant la


sélection des différents circuits :

Circuit Plage d’adresses (en hexadécimal)


RAM
ROM
V1
V2
CAN
V3
V4

Question IV.11. Combien de ko la plage d’adresses de la ROM permet-elle d’adresser ?

…………………………………………………………………………………………………
…………………………………………………………………………………………………
…………………………………………………………………………………………………

Question IV.12. Combien de ko la plage d’adresses de la RAM permet-elle d’adresser ?

…………………………………………………………………………………………………
…………………………………………………………………………………………………
…………………………………………………………………………………………………

Question IV.13. En comparant la capacité de la RAM avec le nombre de ko qui peuvent être
adressés sur la RAM, donner la plage d’adresses inutilisée dans le système pour la RAM.

…………………………………………………………………………………………………
…………………………………………………………………………………………………

LYCEE LA FAYETTE 6/7


TD : DECODAGE D’ADRESSES

Question IV.14. Lors du développement d’un programme permettant d’adresser les


différentes entrées analogiques du CAN, quelles adresses choisirez-vous pour adresser les
entrées V1, V2, V3 et V4 ?

V1 :…………… V3 :………….
V2 :…………… V4 :………….

Question IV.11. Compléter le plan mémoire ci-dessous en utilisant les adresses que vous avez
réservées pour les différentes entrées du CAN.

0BFFh
0B00h
0AFFh
0A00h
09FFh
0900h
08FFh
0800h
07FFh

0400h
03FFh
VIDE
0200h
01FFh

0000h

LYCEE LA FAYETTE 7/7

Vous aimerez peut-être aussi