Efficeon: Różnice pomiędzy wersjami
[wersja przejrzana] | [wersja oczekująca na przejrzenie] |
Braniewiak (dyskusja | edycje) drobne |
tabela, drobne redakcyjne |
||
Linia 1: | Linia 1: | ||
[[ |
[[Plik:Sharp_PC-MM2_frontal_view.jpg|thumb|Procesor Efficeon TM8600 1GHz w Sharp Mebius MURAMASA / PC-MM2]] |
||
'''Efficeon''' – rodzina energooszczędnych procesorów zgodnych z [[x86]] zaprojektowana przez korporację [[Transmeta]]. |
'''Efficeon''' – rodzina energooszczędnych procesorów zgodnych z [[x86]] zaprojektowana przez korporację [[Transmeta]]. Swoją premierę miały w 2004 roku. |
||
Nazwa nawiązuje do zwiększonej wydajności i energooszczędności wzgledem poprzedniej generacji procesorów [[Crusoe]]<ref> |
Nazwa nawiązuje do zwiększonej wydajności i energooszczędności wzgledem poprzedniej generacji procesorów [[Crusoe]]<ref> |
||
Linia 9: | Linia 9: | ||
Procesory został stworzone z myślą o wprowadzeniu na rynek urządzeń gdzie zużycie prądu ma duże znaczenie czyli [[laptop]]ów, [[notebook]]ów, [[Tablet (komputer)|tablet]]ów, komputerów bezwentylatorowych (cienkich klientów, centrów multimediów) klastrów obliczeniowych i urządzeń przemysłowych (wbudowantych) . |
Procesory został stworzone z myślą o wprowadzeniu na rynek urządzeń gdzie zużycie prądu ma duże znaczenie czyli [[laptop]]ów, [[notebook]]ów, [[Tablet (komputer)|tablet]]ów, komputerów bezwentylatorowych (cienkich klientów, centrów multimediów) klastrów obliczeniowych i urządzeń przemysłowych (wbudowantych) . |
||
Procesor rezerwuje 32 MB pamięci RAM dla oprogramowania Code Morphing, które tłumaczy instrukcje x86 na (8 x 32bit) 256-bitowe instrukcje VLIW (Very long instruction word) |
Procesor rezerwuje 32 MB pamięci RAM dla oprogramowania Code Morphing, które tłumaczy instrukcje x86 na (8 x 32bit) 256-bitowe instrukcje VLIW (Very long instruction word). |
||
[[File:Transmeta efficeon Logo.svg|thumb|Logotyp]] |
[[File:Transmeta efficeon Logo.svg|thumb|Logotyp]] |
||
== Skalowalność == |
=== Skalowalność === |
||
Oprogramowanie Longrun (działające po stronie systemu operacyjnego) może zmieniać szybkość taktowania i napięcie procesora w czasie rzeczywistym w zależności od potrzeb w danej chwili. Urządzenia zasilane bateriami może działać dłużej w porównaniu do konkurencyjnych procesorów |
Oprogramowanie Longrun (działające po stronie systemu operacyjnego) może zmieniać szybkość taktowania i napięcie procesora w czasie rzeczywistym w zależności od potrzeb w danej chwili. Urządzenia zasilane bateriami może działać dłużej w porównaniu do konkurencyjnych procesorów dostępnych w tamtym czasie. |
||
== Efficeon == |
=== Efficeon === |
||
Model TM8600 1 GHz |
Model TM8600 1 GHz może pracować z prędkościami: 500 MHz, 625 Mhz, 875 MHz, 1000 MHz. |
||
{| class="wikitable" |
{| class="wikitable" |
||
! model |
! model |
||
Linia 24: | Linia 24: | ||
! TDP |
! TDP |
||
! litografia |
! litografia |
||
! |
! cache danych L1 |
||
! |
! cache instrukcji L1 |
||
! |
! cache L2 |
||
! SIMD |
! SIMD |
||
! dodatkowe |
! dodatkowe |
||
Linia 60: | Linia 60: | ||
! TDP |
! TDP |
||
! litografia |
! litografia |
||
! |
! cache danych L1 |
||
! |
! cache instrukcji L1 |
||
! |
! cache L2 |
||
! SIMD |
! SIMD |
||
! dodatkowe |
! dodatkowe |
Wersja z 22:59, 21 wrz 2024
Efficeon – rodzina energooszczędnych procesorów zgodnych z x86 zaprojektowana przez korporację Transmeta. Swoją premierę miały w 2004 roku.
Nazwa nawiązuje do zwiększonej wydajności i energooszczędności wzgledem poprzedniej generacji procesorów Crusoe[1].
Procesory został stworzone z myślą o wprowadzeniu na rynek urządzeń gdzie zużycie prądu ma duże znaczenie czyli laptopów, notebooków, tabletów, komputerów bezwentylatorowych (cienkich klientów, centrów multimediów) klastrów obliczeniowych i urządzeń przemysłowych (wbudowantych) .
Procesor rezerwuje 32 MB pamięci RAM dla oprogramowania Code Morphing, które tłumaczy instrukcje x86 na (8 x 32bit) 256-bitowe instrukcje VLIW (Very long instruction word).
Skalowalność
Oprogramowanie Longrun (działające po stronie systemu operacyjnego) może zmieniać szybkość taktowania i napięcie procesora w czasie rzeczywistym w zależności od potrzeb w danej chwili. Urządzenia zasilane bateriami może działać dłużej w porównaniu do konkurencyjnych procesorów dostępnych w tamtym czasie.
Efficeon
Model TM8600 1 GHz może pracować z prędkościami: 500 MHz, 625 Mhz, 875 MHz, 1000 MHz.
model | architektura | zegar | TDP | litografia | cache danych L1 | cache instrukcji L1 | cache L2 | SIMD | dodatkowe |
---|---|---|---|---|---|---|---|---|---|
TM-8600 | i686 | 1.0 GHz | 12 watt | 130 nm | 64 KB | 128 KB | 1024 KB | MMX, MMXEXT, SSE, SSE2 | Longrun |
Efficeon 2
W 2004 Transmeta zaprezentowała nowe modele procesorów Efficeon (TM8800 i TM8820) jednak produkt nie znalazł masowych odbiorców poza rynkiem japońskim. Dodano instrukcje SSE3, NX-bit oraz drugą generacje technologii LongRun.
model | architektura | zegar | TDP | litografia | cache danych L1 | cache instrukcji L1 | cache L2 | SIMD | dodatkowe |
---|---|---|---|---|---|---|---|---|---|
TM-8800 | i686 | 1.6 GHz | 7 watt | 90 nm | 64 KB | 128 KB | 1024 KB | MMX, MMXEXT, SSE, SSE2, SSE3 | AntiVirusNX NX bit, Longrun2 |