Circuito Ceifador
Circuito Ceifador
Circuito Ceifador
Introduo
Introduo Terica
Circuitos Ceifadores:
Podemos dizer que os ceifadores srie simples so, em ltima anlise, retificadores de
meia onda.
Nos ceifadores srie polarizados adiciona-se uma bateria ou fonte em srie com o
diodo e com a tenso de entrada.
A anlise dos ceifadores bastante simples, sendo bastante til considerar instantes
particulares do sinal de entrada e sua variao em funo do tempo.
Isto significa que, um determinado sinal de entrada pode ser substitudo por uma fonte
de mesmo valor, para efeito de anlise.
A figura a seguir ilustra um ceifador srie polarizado negativo cuja tenso de entrada
de 20VRMS.
Vout = 18,2Vp
A figura a seguir mostra o mesmo circuito, porm com a fonte de 10V invertida, e uma
fonte de entrada de 15VRMS cuja anlise idntica a anterior, exceo feita pela polaridade da
fonte que est em srie com o diodo.
Vout = 31,15Vp
A figura a seguir mostra um ceifador srie polarizado positivo cuja tenso de entrada
15VRMS. Como no exemplo anterior, o valor de pico da tenso de entrada de 21,15V que,
poder ser substitudo por uma fonte de tenso equivalente.
Vout = - 31,15Vp
A figura a seguir mostra o mesmo circuito, porm com a fonte de 10V invertida, e
tenso de entrada de 20VRMS cuja anlise idntica a anterior, exceo feita pela polaridade da
fonte que est em srie com o diodo.
Vout = - 18,2Vp
Vout = -18,2Vp
Vout = - 11,15Vp
O diodo comporta-se como uma chave eletrnica fechada e a tenso na sada ser a
tenso da fonte de polarizao. Aplicando-se LKT ao circuito (desprezando-se a resistncia
interna da fonte), observa-se que a tenso nos extremos do resistor de 10k ser de 38,2V.
Como nestas condies o diodo comporta-se como uma chave eletrnica aberta, no
circular corrente pelo circuito e no haver tenso nos extremos do resistor de 10k. Aplicando-
se LKT ao circuito, observa-se ento que a tenso na sada ser -28,2V (a prpria tenso de
entrada).
A figura abaixo mostra um ceifador paralelo negativo. Observa-se nesse circuito, que
apenas a posio do diodo est invertida em relao ao circuito anterior.
Neste caso, por ser um ceifador negativo ser aproveitada a parte positiva do sinal de
entrada.
Vout = 38,2Vp
Vout = 18,2Vp
Observa-se que a tenso de polarizao elevou o nvel 0 para 10V. Isto nos faz concluir
ento que, quanto maior for a tenso de polarizao positiva, menor ser a tenso de
ceifamento na sada.
Se desejarmos ceifamento positivo e negativo simultaneamente, podemos associar
ceifadores em um nico circuito, conforme mostra a figura abaixo:
Como j foi dito anteriormente, os ceifadores podem operar com qualquer forma de
onda de tenso na entrada.
Trata-se de um ceifador srie polarizado, onde a tenso de entrada (AC) tem a forma
de onda quadrada e considerando-se ainda, que a mesma no simtrica.
Objetivo
Material Utilizado
5.1.1 Monte o circuito da figura 1 a seguir e repita o procedimento que segue para os
seguintes valores de RL ( infinito , 100k , 10k ).
RL Infinito
RL = 100k
RL = 10k
RL = 100k
RL = 10k
RL = 100k
RL = 10k
5.1.4 Monte o circuito da figura 4 abaixo e proceda como no item 5.3.1. Se no for possvel
utilizar a fonte de tenso nesta configurao, substitua-a pela pilha alcalina
RL = 100k
RL = 10k
5.2 Questes
Bibliografia
http://www.getec.cefetmt.br/~luizcarlos/Eletronica_Basica/Fonte/Fonte.htm
http://www.colegiouberaba.com.br
http://www.dee.ufcg.edu.br/~gutemb/Experimento_Guia%202_2008.doc
http://www.cpdee.ufmg.br/~elt/docs/elt1/Lab2Fv2.pdf
http://www.novaeletronica.net/curso/cap20.htm