Inf 3 Digitales

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 7

UNIVERSIDAD SURCOLOMBIANA

INGENIERIA ELECTRONICA
INFORME #3
Aplicación de codificador de prioridad y el codificador lógico
DAVID SANTIAGO PINEDA OVIEDO- 20172163613
DIEGO ALEJANDRO CADENA- 20162151279

RESUMEN:

Durante la práctica de laboratorio se implementó un circuito lógico el cual se diseñó con


entradas y salidas en bajo con tres etapas, la primera formada por un codificador de
prioridad de Octal a Binario con salida de habilitación y la segunda formada por un
codificador de Hexadecimal a Binario y un sistema decodificado de Hexadecimal a
Binario. El sistema decodificador dispone una salida de grupo y una de habilitación activas
en bajo.

1. OBJETIVOS:

 Recordar los diferentes sistemas de unidades y su respectiva conversión para


implementarlos en diseños lógicos.

 Aprender teórica y prácticamente el funcionamiento tanto del codificador como del


decodificador.

 Identificar el funcionamiento y las características eléctricas de circuitos lógicos con


prioridad y sin prioridad tanto de decodificadores como de codificadores.

 Adquirir habilidad en el diseño de circuitos lógicos con características específicas


implementando codificadores y decodificadores tanto con prioridad como sin prioridad.

2. JUSTIFICACION:

La importancia de esta practica se debe a que permite tomar habilidad en el diseño de


circuito lógicos así como el manejo de definiciones como estado alto, bajo, compuertas
lógicas y su debido funcionamiento, permite reforzar los conocimientos teóricos
aprendidos en clase respecto a codificadores y decodificadores de manera práctica
adquiriendo conocimientos de sus funcionamientos y configuraciones.
3. ELEMENTOS, MATERIALES, EQUIPOS:

● Compuerta lógica (NAND) : 74LS00


● Resistores de diferentes valores: 270Ω, 68KΩ
● Diodos LED de color rojo
● 2 codificadores (74LS148)
● 2 decodificadores (74LS138)

4. MARCO TEORICO:

CODIFICADORES Octal A Binario:


Un codificador tiene 2n o menos líneas de entrada y n líneas de salida. Por ejemplo, en una de las
entradas se puede ingresar un dígito octal y generarse un código de salida en binario. La función
de los codificadores es inversa a la de los decodificadores. Los codificadores se utilizan también
para codificar símbolos diferentes y caracteres alfabéticos. El codificador Octal a Binario posee
diez entradas, correspondientes cada una a un dígito octal y cuatro salidas en código Binario.

Figura 1: esquema decodificador.

DECODIFICADOR BINARIO A HEXADECIMAL:


Un decodificador es un circuito lógico combinacional, que convierte un código de entrada binario
de N bits en M líneas de salida (N puede ser cualquier entero y M es un entero menor o igual a
2N), tales que cada línea de salida será activada para una sola de las combinaciones posibles de
entrada. Para cada una de estas combinaciones de entrada sólo una de las M salidas estará
activada 1, para lógica positiva; todas las otras salidas estarán en 0. Muchos decodificadores se
diseñan para producir salidas 0 activas, lógica negativa, donde la salida seleccionada es 0 mientras
que las otras son 1.
figura 2: esquema decodificador BINARIO A OCTAL:

BCD:
En sistemas de computación, Binary-Coded Decimal (BCD) o Decimal codificado en binario es un
estándar para representar números decimales en el sistema binario, en donde cada dígito decimal
es codificado con una secuencia de 4 bits. Con esta codificación especial de los dígitos decimales
en el sistema binario, se pueden realizar operaciones aritméticas como suma, resta, multiplicación
y división.
Cada dígito decimal tiene una representación binaria codificada con 4 bits:

Decimal: 0 1 2 3 4 5 6 7 8 9
BCD: 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001

OCTAL:
El sistema Octal es un sistema de numeración: una serie de símbolos que, respetando distintas
reglas, se emplean para la construcción de los números que son considerados válidos. En este
caso, el sistema toma como base al 8. Esto quiere decir que el sistema Octal se encarga de la
representación de las cantidades empleando ocho cifras o dígitos diferentes: 0 (cero), 1 (uno), 2
(dos), 3 (tres), 4 (cuatro), 5 (cinco), 6 (seis), 7 (siete).

HEXADECIMAL:
El sistema Hexadecimal es un sistema de numeración: una serie de símbolos que, respetando
distintas reglas, se emplean para la construcción de los números que son considerados válidos. En
este caso, el sistema toma como base al 16. Esto quiere decir que el sistema Hexadecimal se
encarga de la representación de las cantidades empleando dieciséis cifras o dígitos diferentes: 0
(cero), 1 (uno), 2 (dos), 3 (tres), 4 (cuatro), 5 (cinco), 6 (seis), 7 (siete)…….., 15 (Quince)

CODIFICADOR DE PRIORIDAD:
En estos sistemas, cuando existe más de una señal activa, la salida codifica la de mayor prioridad
(generalmente correspondiente al valor decimal más alto). Adicionalmente, se codifican dos
salidas más: una indica que ninguna entrada está activa, y la otra que alguna entrada está activa.
Esta medida permite discernir entre los supuestos de que el circuito estuviera deshabilitado por la
no activación de la señal de capacitación, que el circuito no tuviera ninguna entrada activa, o que
la entrada número 0 estuviera activada.

SALIDA Y/O ENTRADA ACTIVA:


La condición de salida y/o entrada activa se da cuando esta cumple los requerimientos de E/S para
hacer un cambio de estado. Dependiendo de la lógica con la que trabaja, puede ser activo con
lógica positiva (1 o estado ALTO) o con lógica negativa (0 o estado BAJO).

ENTRADA DE HABILITACIÓN:
Todos los circuitos digitales funcionan internamente con bits, que pueden estar en dos estados 0 O
1. Para interconectar chips entre sí, es muy útil añadir un tercer estado: desconectado. Así, un pin
de salida, por ejemplo, podría sacar un 0, un 1 o estar físicamente desconectado. Los bits sólo
pueden fluir de la entrada a la salida cuando la entrada de control, que se denomina habilitación
de salida, está activada.

Figura 3: funcionamiento entrada de habilitación

5. DIAGRAMAS DE CONEXIÓN:

 Compuerta NAND (74LS00)

FIGURA 4. Pines compuerta NAND (74LS00)


FIGURA 5. Diagrama de conexión compuerta NAND (74LS00)

6. PROCEDIMIENTO:

 Durante la practica de laboratorio se siguieron las siguientes pautas:

 Se implemento el circuito según el diseño que se realizo y se entrego en el debido preinforme.

 Se alimento el circuito con un VCC de 5V que es lo indicado para cualquier CIS.

 Se comprobó el correcto funcionamiento del circuito verificando que se encendiera el led


correspondiente a la entrada activa en bajo.

 Se verifico que el circuito lógico funcionara con prioridad para lo cual se activo una de las
entradas y una vez encendido el led correspondiente se encendieron otras entradas con el fin
de que este n cambiara ni se apagar ya que la primera entrada activa tendrá una salida activa
sin importar el estado de las otras entradas.

 Una ves se observó y se comprobó el comportamiento del correspondiente circuito se


procedió a tomar diferentes medidas como el voltaje en cada salida del codificador y del
codificador los cuales se entregaron en el preinforme.
7. Análisis

 Los decodificadores activan una sola salida la cual representa un conjunto de entradas activas.

 Los codificadores producen una salida de N bits que representan una sola entrada activa.

 Los codificadores con prioridad hacen que una salida activa permanezca en este estado sin
importar las entradas que se activen luego de esta y sin activar otras salidas correspondientes.
 Las compuertas NAND permiten que las salidas del codificador o entradas del decodificador
sean activas en bajo.

 Cuando el decodificador este activo podemos ver que sus salidas permanecen en los perfiles
de tensión permitidos, pero cuando esta inactivo sus salidas se encuentran entre valor de 3,72
a 4,18 lo cual está dentro del rango permitido para nivel alto.

8. Conclusiones

Un codificador con prioridad permite que solo la primera entrada activa permanezca así dentro del
circuito luego de activar una o más entradas después de esta.

El codificador tiene características y funcionamiento opuesto al decodificador ya que el primero


activa varias salidas en representación de una sola entrada activa y el segundo activa una sola
salida en representación de varias entradas activas.

El uso de compuertas NAND nos permite adquirir salidas activas en bajo

Se comprobó el correcto funcionamiento del circuito tanto en la activación de sus salidas y


entradas, funcionamiento general, así como la prioridad del codificador.

9. Bibliografía

 https://twitter.com/Obijuan_cube/status/1118481888736350214

 https://personales.unican.es/manzanom/Planantiguo/EDigitalI/Cod_G7_08.pdf

 https://definicion.de/sistema-decimal/

 https://es.wikipedia.org/wiki/Decimal_codificado_en_binario

 http://azul2.bnct.ipn.mx/clogicos/codificadores_decodificadores/codificadores_decodificad
ores.htm
 https://app.emaze.com/@ALZTWFIL#3

También podría gustarte