Libro Problemas Electrónica
Libro Problemas Electrónica
Libro Problemas Electrónica
Vin R2 Vout
Solución:
Se trata de un divisor de tensión, formado por la conexión en serie de dos
resistencias. La corriente que circula por R1 y por R2 se calcula como:
𝑉𝑉𝑖𝑖𝑖𝑖
𝐼𝐼 = = 2𝑚𝑚𝑚𝑚
𝑅𝑅1 + 𝑅𝑅2
Por tanto, la tensión de salida o tensión en R2, aplicando la ley de Ohm, sería:
𝑉𝑉𝑜𝑜𝑜𝑜𝑜𝑜 = 𝐼𝐼 · 𝑅𝑅2 = 6𝑉𝑉
Problema 1.2. En el circuito de la figura Iin=3 mA, R1=3 kΩ y R2=6 kΩ. ¿Cuál es
el valor de la tensión de salida Vout y de las corrientes I1 e I2?
Iin R1 R2 Vout
I1 I2
Solución:
Para calcular la tensión de salida, Vout, podemos hacer uso del concepto de
resistencia equivalente, es decir, R1 y R2 están conectadas en paralelo, y por
tanto, podemos sustituirlas por una única resistencia de valor R:
𝑅𝑅1 · 𝑅𝑅2
𝑅𝑅 = 𝑅𝑅1 ||𝑅𝑅2 = = 2𝑘𝑘𝑘𝑘
𝑅𝑅1 + 𝑅𝑅2
Aplicando la ley de Ohm, la tensión de salida, Vout, se calcula como:
𝑉𝑉𝑜𝑜𝑜𝑜𝑜𝑜 = 𝐼𝐼𝑖𝑖𝑖𝑖 · 𝑅𝑅 = 6𝑉𝑉
Conocido el valor de Vout, podemos calcular I1 e I2, de la siguiente forma:
𝑉𝑉𝑜𝑜𝑜𝑜𝑜𝑜
𝐼𝐼1 = = 2𝑚𝑚𝑚𝑚
𝑅𝑅1
𝑉𝑉𝑜𝑜𝑜𝑜𝑜𝑜
𝐼𝐼2 = = 1𝑚𝑚𝑚𝑚
𝑅𝑅2
Con los valores obtenidos, se comprueba que se cumple la primera ley de
Kirchoff:
𝐼𝐼𝑖𝑖𝑖𝑖 = 𝐼𝐼1 + 𝐼𝐼2 = 3𝑚𝑚𝑚𝑚
Vin R2 Vout
Solución:
Al estar R1 y R2 conectadas en serie, por ellas circula misma corriente, I.
Podemos calcular el valor de I, aplicando la ley de Ohm:
𝑉𝑉𝑖𝑖𝑖𝑖
𝐼𝐼 = = 3𝑚𝑚𝑚𝑚
𝑅𝑅1 + 𝑅𝑅2
Conocida Vout y la corriente que circula por R2, podemos calcular el valor de R2:
𝑉𝑉𝑜𝑜𝑜𝑜𝑜𝑜
𝑅𝑅2 =
= 2𝑘𝑘𝑘𝑘
𝐼𝐼
Aplicando la segunda ley de Kirchoff, el valor de la tensión que cae en R1 será:
𝑉𝑉𝑅𝑅1 = 𝑉𝑉𝑖𝑖𝑖𝑖 − 𝑉𝑉𝑜𝑜𝑜𝑜𝑜𝑜 = 3𝑉𝑉
Y con la tensión VR1 y la corriente que circula por R1, calculamos, el valor de R1:
𝑉𝑉𝑅𝑅1
𝑅𝑅1 = = 1𝑘𝑘𝑘𝑘
𝐼𝐼
Vin R2 Vout
Solución:
Conocida la corriente que circula por la rama, podemos calcular la resistencia
equivalente entre los terminales del generador:
𝑉𝑉𝑖𝑖𝑖𝑖 9𝑉𝑉
𝑅𝑅1 + 𝑅𝑅2 == = 0.9𝑘𝑘𝑘𝑘
𝐼𝐼 10𝑚𝑚𝑚𝑚
El valor de R2, lo podemos obtener conociendo Vout:
𝑉𝑉𝑜𝑜𝑜𝑜𝑜𝑜 6𝑉𝑉
𝑅𝑅2 = = = 0.6𝑘𝑘𝑘𝑘
𝐼𝐼 10𝑚𝑚𝑚𝑚
Con lo cual, 𝑅𝑅1 = 0.3 𝑘𝑘𝛺𝛺 .
Vin R2 Vout
Solución:
En este caso, en lugar de darnos a conocer la corriente que circula por la rama,
como en el ejercicio 1.5, nos indican el valor de la potencia entregada por el
generador de tensión continua.
Sabiendo que la potencia entregada por la fuente es: 𝑃𝑃 = 𝑉𝑉𝑖𝑖𝑖𝑖 · 𝐼𝐼 = 10𝑚𝑚𝑚𝑚,
podemos calcular el valor de I, siendo ésta la corriente que circula por la rama,
es decir, corriente que circula por R1 y R2:
𝑃𝑃 10𝑚𝑚𝑚𝑚
𝐼𝐼 = = = 1.11𝑚𝑚𝑚𝑚
𝑉𝑉𝑖𝑖𝑖𝑖 9𝑉𝑉
Con el valor de I, procedemos de la misma forma que en el ejercicio 1.5 para
calcular el valor de R1 y R2:
𝑉𝑉𝑖𝑖𝑖𝑖 9𝑉𝑉
𝑅𝑅1 + 𝑅𝑅2 == = 8.1𝑘𝑘𝑘𝑘
𝐼𝐼 1.11𝑚𝑚𝑚𝑚
El valor de R2, lo podemos obtener conociendo Vout:
𝑉𝑉𝑜𝑜𝑜𝑜𝑜𝑜 6𝑉𝑉
𝑅𝑅2 = = = 5.4𝑘𝑘𝑘𝑘
𝐼𝐼 1.11𝑚𝑚𝑚𝑚
Con lo cual, 𝑅𝑅1 = 2.7𝑘𝑘𝑘𝑘 .
vin(t) C1 vout(t)
Solución:
La función de transferencia del circuito anterior sería:
𝑉𝑉𝑜𝑜𝑜𝑜𝑜𝑜 1⁄𝑗𝑗𝑗𝑗𝐶𝐶1 1
𝐻𝐻(𝑗𝑗𝑗𝑗) = = =
𝑉𝑉𝑖𝑖𝑖𝑖 𝑅𝑅1 + 1⁄𝑗𝑗𝑗𝑗𝐶𝐶1 1 + 𝑗𝑗𝑗𝑗𝐶𝐶1 𝑅𝑅1
vin(t) C1 vout(t)
Solución:
El desfase entre la salida y la entrada del circuito en régimen permanente
senoidal, viene dado por el desfase de la función de transferencia, derivada
previamente en el ejercicio anterior:
𝑉𝑉𝑜𝑜𝑜𝑜𝑜𝑜 1⁄𝑗𝑗𝑗𝑗𝐶𝐶1 1
𝐻𝐻(𝑗𝑗𝑗𝑗) = = =
𝑉𝑉𝑖𝑖𝑖𝑖 𝑅𝑅1 + 1⁄𝑗𝑗𝑗𝑗𝐶𝐶1 1 + 𝑗𝑗𝑗𝑗𝐶𝐶1 𝑅𝑅1
𝜋𝜋
ɸ(𝐻𝐻(𝑗𝑗𝑤𝑤𝐶𝐶 )) = −𝑎𝑎𝑎𝑎𝑎𝑎𝑎𝑎𝑎𝑎(1) = − 4 = −45°.
1
𝑤𝑤𝐶𝐶 = = 1136.36 𝑟𝑟𝑟𝑟𝑟𝑟/𝑠𝑠𝑠𝑠𝑠𝑠
𝑅𝑅1 · 𝐶𝐶1
Solución:
a) La función de transferencia del circuito se puede calcular como:
1
|𝐻𝐻(𝑗𝑗𝑗𝑗)| =
�1 + 1⁄(𝑤𝑤𝐶𝐶1 𝑅𝑅1 )2
1
|𝐻𝐻(𝑗𝑗𝑤𝑤𝐶𝐶 )| =
√2
1 1
Entonces, dicha frecuencia sería 𝑤𝑤𝐶𝐶 = 𝑅𝑅 y la frecuencia de corte, 𝑓𝑓𝑐𝑐 = 2·𝜋𝜋·𝑅𝑅 .
1 𝐶𝐶1 1 𝐶𝐶1
En este caso, su valor será: fc=2652.57 Hz.
Y el desfase:
Por lo tanto:
Solución:
La corriente que entrega la fuente circula por las tres resistencias al estar éstas
conectadas en serie. Conociendo Vout2, podemos calcular R3:
𝑉𝑉𝑜𝑜𝑜𝑜𝑜𝑜2
𝑅𝑅3 = = 1𝑘𝑘𝑘𝑘
𝐼𝐼
A partir de Vout1, podemos calcular R2+R3:
𝑉𝑉𝑜𝑜𝑜𝑜𝑜𝑜1
𝑅𝑅2 + 𝑅𝑅3 = = 2𝑘𝑘𝑘𝑘
𝐼𝐼
Por tanto, 𝑅𝑅2 = 1𝑘𝑘𝑘𝑘.
Aplicando la ley de Ohm, podemos calcular
𝑉𝑉𝑖𝑖𝑖𝑖
𝑅𝑅1 + 𝑅𝑅2 + 𝑅𝑅3 = = 3𝑘𝑘𝑘𝑘
𝐼𝐼
Así pues, 𝑅𝑅1 = 1𝑘𝑘𝑘𝑘
Problema 1.10. Para medir la corriente IC que circula por la resistencia R3 del
circuito de la figura se coloca un amperímetro (A). Indicar si el amperímetro se
ha colocado correctamente, justificando la respuesta. En caso negativo, explicar
cómo habría que colocarlo.
R1
IC
R2 R3 A
10 V
Solución:
Para medir una corriente, el amperímetro debe colocarse en serie en la rama por
dónde circula dicha corriente, de forma que la corriente entre y salga del
amperímetro. En la figura, el amperímetro se ha colocado en paralelo a R3, con
lo cual, no se está procediendo de forma correcta.
La colocación correcta del amperímetro sería la que se muestra en la figura:
Solución:
Aplicamos la primera ley de Kirchoff en el nodo B:
I1 = I2 + I3
Expresamos las corrientes de rama en función de la tensión en el nodo B, VB:
𝑉𝑉1 − 𝑉𝑉𝐵𝐵 12 − 𝑉𝑉𝐵𝐵
I1 = =
𝑅𝑅1 22𝑘𝑘
𝑉𝑉𝐵𝐵 − (−𝑉𝑉2 ) 𝑉𝑉𝐵𝐵 + 2
𝐼𝐼2 = =
𝑅𝑅2 1𝑘𝑘
𝑉𝑉𝐵𝐵 𝑉𝑉𝐵𝐵
𝐼𝐼3 = =
𝑅𝑅3 47𝑘𝑘
Sustituyendo las expresiones anteriores en la ecuación del nodo B, obtenemos la
ecuación que hay que resolver:
12 − 𝑉𝑉𝐵𝐵 𝑉𝑉𝐵𝐵 + 2 𝑉𝑉𝐵𝐵
= +
22𝑘𝑘 1𝑘𝑘 47𝑘𝑘
De la ecuación anterior se obtiene 𝑉𝑉𝐵𝐵 = −1.363𝑉𝑉
Por lo que:
𝐼𝐼1 = 0.607𝑚𝑚𝑚𝑚
𝐼𝐼2 = 0.636𝑚𝑚𝑚𝑚
𝐼𝐼3 = −0.029𝑚𝑚𝑚𝑚
Solución:
El circuito de la figura es un divisor de tensión. La expresión que permite
calcular la tensión de salida a partir de VCC es:
𝑅𝑅3 + (𝑅𝑅4 ||𝑅𝑅5 )
𝑉𝑉𝑠𝑠𝑠𝑠𝑠𝑠 = 𝑉𝑉𝐶𝐶𝐶𝐶 = 5𝑉𝑉
𝑅𝑅1 + 𝑅𝑅2 + 𝑅𝑅3 + (𝑅𝑅4 ||𝑅𝑅5 )
Por lo tanto:
𝑅𝑅3 + (𝑅𝑅4 ||𝑅𝑅5 ) 1
=
𝑅𝑅1 + 𝑅𝑅2 + 𝑅𝑅3 + (𝑅𝑅4 ||𝑅𝑅5 ) 2
Es decir:
𝑅𝑅1 + 𝑅𝑅2 = 𝑅𝑅3 + (𝑅𝑅4 ||𝑅𝑅5 )
donde
𝑅𝑅4 · 𝑅𝑅5
𝑅𝑅4 ||𝑅𝑅5 = = 2𝑘𝑘
𝑅𝑅4 + 𝑅𝑅5
Despejando R3, nos queda: 𝑅𝑅3 = 1𝑘𝑘
R1
Vin
V0
Solución:
El circuito de la figura es un amplificador inversor, cuya ganancia es:
𝑅𝑅2
𝐴𝐴𝑣𝑣 = − = −2 𝑉𝑉 ⁄𝑉𝑉
𝑅𝑅1
R3
Vin V0
Solución:
En el circuito de la figura, si asumimos que el amplificador operacional es ideal
y que por tanto, la corriente que circula por sus terminales de entrada es cero, la
resistencia R3 no tiene ningún efecto, ya que en ella no cae tensión. En tal caso,
nos queda un amplificador no inversor, cuya ganancia es:
𝑅𝑅2
𝐴𝐴𝑣𝑣 = 1 + = 4 𝑉𝑉 ⁄𝑉𝑉
𝑅𝑅1
Vin V0
Solución:
Concepción Téllez Labao 11
Tecnología Electrónica: Relación de problemas resueltos
R1
Vin1
R2
V0
Vin2
Solución:
a) Para derivar la expresión de la tensión de salida, al existir dos señales de
entrada, se aplica el teorema de superposición de fuentes.
En primer lugar anulamos la señal Vin2 y calculamos Vo1, es decir, la salida que
produce Vin1. Al existir realimentación negativa a través de R3, podemos aplicar
cortocircuito virtual. Es decir, la tensión en el terminal no inversor del
operacional, V+, es igual a la tensión en el terminal inversor, V-. Lo que provoca
que R2 quede conectada a tierra por sus dos terminales y consecuentemente,
cortocircuitada. Así pues, el circuito resultante sería el de un inversor con R3 y
R1, siendo Vo1:
𝑅𝑅3
𝑉𝑉𝑜𝑜1 = − 𝑉𝑉𝑖𝑖𝑖𝑖1
𝑅𝑅1
En segundo lugar, anulamos la señal Vin1 y siguiendo el mismo razonamiento
anterior, nos quedaría R1 cortocircuitada y el circuito resultante sería el de un
inversor con R3 y R2, por tanto, la salida que produce Vin2, es decir, Vo2, vendría
dada por:
𝑅𝑅3
𝑉𝑉𝑜𝑜2 = − 𝑉𝑉
𝑅𝑅2 𝑖𝑖𝑖𝑖2
R1
Vin1
R1 V0
Vin2
R1
Vin3
Solución:
a) El circuito es similar al del ejercicio anterior, sólo que añadiendo una
fuente de entrada más. Por lo tanto, procediendo de igual modo, es decir,
aplicando el teorema de superposición de fuentes, se comprueba que al anular
cada una de las fuentes de entrada, el circuito resultante es un amplificador
inversor de ganancia – R 2 �R1 , siendo la tensión de salida:
𝑅𝑅2
𝑉𝑉𝑜𝑜 = − · (𝑉𝑉𝑖𝑖𝑖𝑖1 + 𝑉𝑉𝑖𝑖𝑖𝑖2 + 𝑉𝑉𝑖𝑖𝑖𝑖3 )
𝑅𝑅1
R2
R1
Vin1
Vin2 V0
R1
R2
Solución:
a) Dado que existen dos entradas al circuito, se aplica el teorema de
superposición de fuentes. En este caso, tenemos una entrada conectada al
terminal inversor y la otra, al terminal no inversor.
R1
Vin1
V0
𝑅𝑅
Por lo que: 𝑉𝑉𝑜𝑜1 = − 𝑅𝑅2 𝑉𝑉𝑖𝑖𝑖𝑖1 .
1
A continuación anulamos Vin1 y calculamos Vo2 (tensión de salida para la
entrada Vin2). El circuito que nos queda es un amplificador no inversor, como se
muestra en la figura:
R1
Vin1
Vin2 V0
R3
Vin3
R3
R4
Solución:
a) El circuito es similar al del ejercicio anterior, pero añade una entrada más
con su correspondiente resistencia al terminal no inversor del operacional. Para
analizarlo, volvemos a aplicar el teorema de superposición de fuentes y vamos
a utilizar algunos de los resultados obtenidos en el ejercicio anterior.
Solución:
a) Al existir más de una entrada, aplicamos el teorema de superposición de
fuentes. En primer lugar, anulamos todas las entradas, excepto Vin1, y
obtenemos Vo1.
𝑅𝑅6
𝑉𝑉𝑜𝑜2 = �1 + � · 𝑉𝑉 +
(𝑅𝑅4 ||𝑅𝑅5 )
Y calculamos V+, a partir del divisor de tensión formado por R2 y por 𝑅𝑅3 ||𝑅𝑅1:
(𝑅𝑅1 ||𝑅𝑅3 )
𝑉𝑉 + = · 𝑉𝑉
𝑅𝑅2 + (𝑅𝑅1 ||𝑅𝑅3 ) 𝑖𝑖𝑖𝑖1
Resultando Vo2:
𝑅𝑅6 (𝑅𝑅1 ||𝑅𝑅3 )
𝑉𝑉𝑜𝑜2 = �1 + �· · 𝑉𝑉
(𝑅𝑅4 ||𝑅𝑅5 ) 𝑅𝑅2 + (𝑅𝑅1 ||𝑅𝑅3 ) 𝑖𝑖𝑖𝑖2
𝑅𝑅6
· 𝑉𝑉𝑉𝑉𝑜𝑜4 = −
𝑅𝑅5 𝑖𝑖𝑖𝑖4
La expresión para la tensión de salida se obtiene sumando las salidas
independientes que hemos ido calculando para cada una de las entradas:
IE R1
4V V0
Solución:
Al existir realimentación negativa en el circuito, podemos aplicar el
cortocircuito virtual, por lo que la tensión en ambos terminales de entrada del
operacional es cero 𝑉𝑉 + = 𝑉𝑉 − = 0𝑉𝑉. Según esto, podemos calcular IE de la
siguiente forma:
4𝑉𝑉
𝐼𝐼𝐸𝐸 = = 40𝑚𝑚𝑚𝑚
𝑅𝑅1
En cuanto a la corriente IF, si tenemos en cuenta que la corriente en el terminal
de entrada del operacional es cero y que se debe cumplir la primera le de
kirchoff, entonces: 𝐼𝐼𝐸𝐸 = 𝐼𝐼𝐹𝐹 . Es decir, la corriente que entra al nodo, es igual a la
que sale del nodo.
Problema 2.10. Los valores de las resistencias del circuito de la figura son
R1=100 Ω, R2=2 kΩ, R3=200 Ω y R4=1 kΩ. Calcular las corrientes I1, I2, I3 e I4.
Solución:
Dado que existe realimentación negativa y podemos aplicar cortocircuito
virtual, podemos afirmar que 𝑉𝑉 + = 𝑉𝑉 − = 0𝑉𝑉. Por lo que, las corrientes,
aplicando la ley de Ohm y la primera ley de Kirchoff, se pueden calcular a
partir de las siguientes expresiones:
4𝑉𝑉
𝐼𝐼1 = = 40𝑚𝑚𝑚𝑚
𝑅𝑅1
6𝑉𝑉
𝐼𝐼2 = = 3𝑚𝑚𝑚𝑚
𝑅𝑅2
2𝑉𝑉
𝐼𝐼3 = = 10𝑚𝑚𝑚𝑚
𝑅𝑅3
𝐼𝐼4 = 𝐼𝐼1 + 𝐼𝐼2 + 𝐼𝐼3 = 53𝑚𝑚𝑚𝑚
Problema 2.11. Los valores de las resistencias del circuito de la figura son
R1=100 Ω y R2=200 Ω. Calcular las corrientes I1, I2 e I3.
I3
I2
I1
9V R1 R2
Solución:
El circuito de la figura es un seguidor de tensión. La tensión de salida, o tensión
en R2, VR2, es la misma que la tensión en el terminal inversor del operacional,
𝑉𝑉𝑅𝑅2 = 𝑉𝑉 − y dado que existe realimentación negativa y podemos aplicar
cortocircuito virtual, 𝑉𝑉 + = 𝑉𝑉 − .
Por otra parte, la tensión en el terminal no inversor, V+, es igual a 9V, puesto
que la corriente I1=0mA, al no circular corriente por los terminales de entrada
del operacional. Por el mismo motivo, I3=0mA.
Por tanto, 𝑉𝑉𝑅𝑅2 = 𝑉𝑉 + = 9𝑉𝑉.
Conocida VR2, podemos calcular I2:
𝑉𝑉𝑅𝑅2 9𝑉𝑉
𝐼𝐼2 = = = 45𝑚𝑚𝑚𝑚
𝑅𝑅2 0.2𝑘𝑘
R1
Vin IL
I0 V0
RL
Solución:
a) Se trata de un amplificador inversor por lo que:
𝑅𝑅2
𝑉𝑉𝑜𝑜 = − 𝑉𝑉𝑖𝑖𝑖𝑖
𝑅𝑅1
b) Para los valores de resistencias indicados y para Vin=1V, el valor de Vo,
teniendo en cuenta la expresión anterior será:
𝑉𝑉𝑜𝑜 = −10𝑉𝑉𝑖𝑖𝑖𝑖 = −10𝑉𝑉
𝑉𝑉𝑜𝑜
𝐼𝐼 = − = 0.1𝑚𝑚𝑚𝑚
𝑅𝑅2
En cuanto a la corriente IL, aplicando la ley de Ohm, será:
𝑉𝑉𝑜𝑜
𝐼𝐼𝐿𝐿 = − = 0.4𝑚𝑚𝑚𝑚
𝑅𝑅𝐿𝐿
R3
R1
Vin
V0
Solución:
a) Vamos a proceder a aplicar la primera ley de Kirchoff en el nudo A,
expresando las corrientes de rama, iR1, iR3 e iR4, en función de la tensión en dicho
nudo, VA, y en función de Vin y Vo.
Para ello hay que tener en cuenta que la corriente que circula por R1, coincide
con la corriente que circula por R2, dado que según el modelo ideal del
operacional, las corrientes en los terminales de entrada son cero. Además, por el
teorema de cortocircuito virtual, la tensión en el terminal inversor del
operacional será de 0V. Según esto, podemos escribir:
𝑉𝑉𝑖𝑖𝑖𝑖
𝐼𝐼𝑅𝑅1 =
𝑅𝑅1
𝑉𝑉𝐴𝐴
𝐼𝐼𝑅𝑅3 =
𝑅𝑅3
𝑉𝑉𝑜𝑜 − 𝑉𝑉𝐴𝐴
𝐼𝐼𝑅𝑅4 =
𝑅𝑅4
𝑉𝑉𝑖𝑖𝑖𝑖
𝑉𝑉𝐴𝐴 = −𝐼𝐼𝑅𝑅1 · 𝑅𝑅2 = − 𝑅𝑅
𝑅𝑅1 2
Podemos escribir:
𝑉𝑉𝑖𝑖𝑖𝑖 𝑅𝑅2
𝑉𝑉𝑜𝑜 = − �𝑅𝑅2 + 𝑅𝑅4 �1 + ��
𝑅𝑅1 𝑅𝑅3
RR66
RR77
400k
400k
RR55
20k RR33 100k
100k
20k
VV11 20k
20k
VVoo
VVee
RR44
10k
10k
VV22
Solución:
La tensión V2 se obtiene a partir del seguidor de tensión fácilmente:
𝑉𝑉2 = 𝑉𝑉𝑒𝑒
La tensión V1, se obtiene de Ve a partir de un amplificador no inversor:
𝑅𝑅6
𝑉𝑉1 = �1 + � 𝑉𝑉 = 21𝑉𝑉𝑒𝑒
𝑅𝑅5 𝑒𝑒
La tensión de salida, Vo se obtiene a partir de un sumador inversor, con
entradas V1 y V2:
𝑅𝑅7 𝑅𝑅7
𝑉𝑉𝑜𝑜 = − 𝑉𝑉1 − 𝑉𝑉 = −5𝑉𝑉1 − 10𝑉𝑉2
𝑅𝑅3 𝑅𝑅4 2
Sustituyendo las expresiones de V1 y V2 en la ecuación anterior nos queda:
𝑉𝑉𝑜𝑜 = −5𝑉𝑉1 − 10𝑉𝑉2 = −105𝑉𝑉𝑒𝑒 − 10𝑉𝑉𝑒𝑒 = −115𝑉𝑉𝑒𝑒
Solución:
Al observar el circuito de la figura, se comprueba que no existe ningún lazo de
realimentación negativa, lo que hará que la tensión de salida sea ±VCC, en
función de cuál de las tensiones de los terminales de entrada del operacional
sea mayor. Es decir, el circuito se va a comportar como un comparador de
forma que:
Solución:
Se trata de un amplificador no inversor, cuya ganancia es 2. Siendo la entrada
𝑉𝑉𝐶𝐶𝐶𝐶 /4, la salida será:
𝑉𝑉𝐶𝐶𝐶𝐶 𝑉𝑉𝐶𝐶𝐶𝐶
𝑉𝑉𝑠𝑠𝑠𝑠𝑠𝑠 = 2 ·
=
4 2
Y por cortocircuito virtual, pues existe realimentación positiva:
𝑉𝑉𝐶𝐶𝐶𝐶
𝑉𝑉 − = 𝑉𝑉 + =
4
Solución:
Al existir realimentación negativa, se puede aplicar cortocircuito virtual
𝑉𝑉 + = 𝑉𝑉 − . La tensión en el terminal no inversor, 𝑉𝑉 + , se obtiene a partir del
divisor de tensión formado por las dos resistencias R (al asumir que no existe
corriente entrando al terminal no inversor del operacional), por tanto:
𝑉𝑉𝑒𝑒𝑒𝑒𝑒𝑒
𝑉𝑉 + =
= 𝑉𝑉 −
2
Si aplicamos la primera ley de Kirchoff en el nodo correspondiente al terminal
inversor, se obtiene:
𝑉𝑉𝑒𝑒𝑒𝑒𝑒𝑒 𝑉𝑉𝑒𝑒𝑒𝑒𝑒𝑒
𝑉𝑉𝑒𝑒𝑒𝑒𝑒𝑒 −
2 = 2 − 𝑉𝑉𝑠𝑠𝑠𝑠𝑠𝑠
𝑅𝑅 13𝑅𝑅
Si en la expresión anterior despejamos Vsal, finalmente nos queda:
𝑉𝑉𝑠𝑠𝑠𝑠𝑠𝑠 = −6𝑉𝑉𝑒𝑒𝑒𝑒𝑒𝑒
Problema 3.6. Dibujar esquemas con puertas lógicas que implementen las
funciones:
1. 𝑋𝑋1 = 𝐴𝐴𝐵𝐵𝐶𝐶 + 𝐴𝐴𝐷𝐷𝐸𝐸 + 𝐵𝐵𝐶𝐶𝐸𝐸
U2A
A 1
3
C 2
74HC08
U3A U1A
A 1 1
B 2 12 2 9 X2
/D 13 8
74LS11 74HC4075
U3B
/A 3
B 4 6
E 5
74LS11
Problema 3.7. Dibujar esquemas con puertas NAND que implementen las
funciones del Problema 3.6.
Para resolver este ejercicio, debemos utilizar las expresiones simplificadas que
obtuvimos en el ejercicio anterior, e implementar dichas funciones. Dado que
sólo se pueden utilizar puertas NAND, tendremos que recurrir a las leyes de
DeMorgan para dibujar el circuito. Se va a considerar que disponemos en la
entrada tanto de las variables negadas, como de las variables sin negar.
1. 𝑋𝑋1 = 𝐴𝐴𝐵𝐵𝐶𝐶 + 𝐴𝐴𝐷𝐷𝐸𝐸 + 𝐵𝐵𝐶𝐶𝐸𝐸
La función X1 no puede ser simplificar más, por lo tanto pasamos a
implementarla directamente, teniendo en cuenta que:
����������������������
𝑋𝑋1 = 𝐴𝐴𝐵𝐵𝐶𝐶 + 𝐴𝐴𝐷𝐷𝐸𝐸 + 𝐵𝐵𝐶𝐶𝐸𝐸 = ������
𝐴𝐴𝐵𝐵𝐶𝐶 · ������
𝐴𝐴𝐷𝐷𝐸𝐸 · ������
𝐵𝐵𝐶𝐶𝐸𝐸
U4A
/A 1
B 2 12
/C 13
74LS10
U4B U9A
A 3 1
/D 4 6 2 12 X1
E 5 13
74LS10 74LS10
U4C
/B 9
C 10 8
/E 11
74LS10
74LS00
U6B U9B
A 3 3
B 4 6 4 6 X2
/D 5 5
74LS10 74LS10
U6C
/A 9
B 10 8
E 11
74LS10
74LS10 U11B
3
/A 4 6 X3
F 5
74LS10
Problema 3.8. Dibujar esquemas con puertas NOR que implementen las
funciones del Problema 3.6.
En este caso, las funciones ya están simplificadas como suma de productos
mínima. Para implementarlas con puertas NOR, hay que negar las entradas y
negar la salida que se obtenga, aplicando una vez más los teoremas de
DeMorgan.
1. 𝑋𝑋1 = 𝐴𝐴𝐵𝐵𝐶𝐶 + 𝐴𝐴𝐷𝐷𝐸𝐸 + 𝐵𝐵𝐶𝐶𝐸𝐸
U14A
A 1
/B 2 12
C 13
74LS27
U14C
B 9
/C 10 8
E 11
74LS27
U20A
2
/A
1
3
/C
74LS02
5 4 3
2
/A
/B 6 6 1 X2
3
D
U21B
5 4 3
A
/B 6
/E
74LS27
74LS27 74LS02
𝑋𝑋3 = (𝐴𝐴 + 𝐵𝐵 + 𝐶𝐶̅ + 𝐷𝐷� ) · (𝐴𝐴 + 𝐵𝐵� + 𝐶𝐶̅ + 𝐷𝐷) · (𝐴𝐴 + 𝐵𝐵� + 𝐶𝐶̅ + 𝐷𝐷
� ) · (𝐴𝐴̅ + 𝐵𝐵 + 𝐶𝐶 + 𝐷𝐷)
· (𝐴𝐴 + 𝐵𝐵 + 𝐶𝐶 + 𝐷𝐷) · (𝐴𝐴 + 𝐵𝐵 + 𝐶𝐶 + 𝐷𝐷) · (𝐴𝐴 + 𝐵𝐵 + 𝐶𝐶̅ + 𝐷𝐷
̅ � ̅ ̅ ̅ �)
· (𝐴𝐴̅ + 𝐵𝐵� + 𝐶𝐶 + 𝐷𝐷) · (𝐴𝐴̅ + 𝐵𝐵� + 𝐶𝐶 + 𝐷𝐷� ) · (𝐴𝐴̅ + 𝐵𝐵� + 𝐶𝐶̅ + 𝐷𝐷)
̅ � ̅
· (𝐴𝐴 + 𝐵𝐵 + 𝐶𝐶 + 𝐷𝐷) �
𝑋𝑋4 = (𝐴𝐴 + 𝐵𝐵 + 𝐶𝐶 + 𝐷𝐷) · (𝐴𝐴 + 𝐵𝐵 + 𝐶𝐶 + 𝐷𝐷 � ) · (𝐴𝐴 + 𝐵𝐵 + 𝐶𝐶̅ + 𝐷𝐷
� ) · (𝐴𝐴 + 𝐵𝐵� + 𝐶𝐶̅ + 𝐷𝐷) ·
(𝐴𝐴 + 𝐵𝐵� + 𝐶𝐶̅ + 𝐷𝐷
� ) · (𝐴𝐴̅ + 𝐵𝐵 + 𝐶𝐶 + 𝐷𝐷
� ) · (𝐴𝐴̅ + 𝐵𝐵� + 𝐶𝐶 + 𝐷𝐷) · (𝐴𝐴̅ + 𝐵𝐵� + 𝐶𝐶̅ + 𝐷𝐷
� )·
� ) · (𝐴𝐴 + 𝐵𝐵 + 𝐶𝐶̅ + 𝐷𝐷
𝑋𝑋5 = (𝐴𝐴 + 𝐵𝐵 + 𝐶𝐶 + 𝐷𝐷 � ) · (𝐴𝐴̅ + 𝐵𝐵 + 𝐶𝐶 + 𝐷𝐷)
� ) · (𝐴𝐴 + 𝐵𝐵� + 𝐶𝐶 + 𝐷𝐷
· (𝐴𝐴̅ + 𝐵𝐵 + 𝐶𝐶 + 𝐷𝐷
� ) · (𝐴𝐴̅ + 𝐵𝐵� + 𝐶𝐶 + 𝐷𝐷) · (𝐴𝐴̅ + 𝐵𝐵� + 𝐶𝐶̅ + 𝐷𝐷)
Problema 3.10. Simplificar las funciones del Problema 3.9 empleando mapas de
Karnaugh.
Al agrupar 1´s debemos escribir un término producto por cada grupo creado.
Dicho término debe valer 1, para todas las combinaciones binarias de las celdas
de ese grupo. La función suma de productos simplificada será la suma de todos
los términos producto obtenidos (uno por cada grupo). Para X1, X2 y X4, se han
agrupado los 1´s.
Al agrupar 0´s debemos escribir un término suma por cada grupo creado. Dicho
término debe valer 0, para todas las combinaciones binarias de las celdas de ese
Teniendo en cuenta lo anterior, las expresiones simplificadas para X1, X2, X3,
X4 y X5 son:
𝑋𝑋1 = 𝐶𝐶𝐶𝐶 + 𝐴𝐴𝐴𝐴 + 𝐴𝐴̅𝐶𝐶̅ 𝐷𝐷� + 𝐴𝐴𝐴𝐴𝐶𝐶̅ + 𝐴𝐴𝐵𝐵� 𝐶𝐶
̅
𝑋𝑋2 = 𝐴𝐴 + 𝐶𝐶 ̅
� ) · (𝐵𝐵� + 𝐶𝐶̅ )
𝑋𝑋3 = 𝐴𝐴̅ · (𝐶𝐶̅ + 𝐷𝐷
𝑋𝑋4 = 𝐴𝐴𝐵𝐵 𝐶𝐶 + 𝐵𝐵𝐶𝐶̅ 𝐷𝐷 + 𝐴𝐴𝐵𝐵� 𝐷𝐷
̅ ̅ � + 𝐴𝐴𝐵𝐵� 𝐶𝐶 + 𝐴𝐴𝐴𝐴𝐷𝐷
� + 𝐵𝐵� 𝐶𝐶𝐷𝐷
�
𝑋𝑋5 = (𝐴𝐴 + 𝐵𝐵 + 𝐷𝐷 � ) · (𝐴𝐴 + 𝐶𝐶 + 𝐷𝐷� ) · (𝐴𝐴̅ + 𝐵𝐵� + 𝐷𝐷) · (𝐴𝐴̅ + 𝐵𝐵 + 𝐶𝐶)
1) 𝐵𝐵� + 𝐷𝐷
�
� + 𝐴𝐴𝐶𝐶̅
2) 𝐷𝐷
3) 𝐶𝐶̅ 𝐷𝐷
� + 𝐴𝐴̅𝐵𝐵
4) 𝐷𝐷
Para los 4 últimos Mapas de Karnaugh, se han agrupado los 1´s si las funciones
que se obtienen están más simplificadas que con los 0´s. En caso de no ser así, se
han agrupado los 0´s. El resultado de dichas agrupaciones sería el que se
muestra a continuación:
5) 𝐶𝐶̅ 𝐷𝐷
� + 𝐴𝐴̅𝐵𝐵
6) 𝐷𝐷 · 𝐵𝐵�
� ) · (𝐴𝐴̅ + 𝐵𝐵 + 𝐷𝐷)
8) (𝐴𝐴 + 𝐵𝐵� ) · (𝐴𝐴 + 𝐷𝐷
d) Implemente cada bit de salida del producto (P3, P2, P1 y P0) usando
cualquier tipo de puertas lógicas e inversores.
Solución:
a) Tabla de verdad
Entradas Salidas (P = B x A en binario)
B B1 B0 A A1 A0 P P3 P2 P1 P0
Decimal Decimal Decimal
0 0 0 0 0 0 0 0 0 0 0
0 0 0 1 0 1 0 0 0 0 0
0 0 0 2 1 0 0 0 0 0 0
0 0 0 3 1 1 0 0 0 0 0
1 0 1 0 0 0 0 0 0 0 0
1 0 1 1 0 1 1 0 0 0 1
1 0 1 2 1 0 2 0 0 1 0
1 0 1 3 1 1 3 0 0 1 1
2 1 0 0 0 0 0 0 0 0 0
2 1 0 1 0 1 2 0 0 1 0
2 1 0 2 1 0 4 0 1 0 0
2 1 0 3 1 1 6 0 1 1 0
3 1 1 0 0 0 0 0 0 0 0
3 1 1 1 0 1 3 0 0 1 1
3 1 1 2 1 0 6 0 1 1 0
3 1 1 3 1 1 9 1 0 0 1
c) Función lógica simplificada para cada una de las salidas como suma de
productos.
Para obtener la función lógica simplificada, agrupamos los 1’s en cada uno de
los mapas de Karnaugh del apartado anterior y escribimos, un término
producto por cada agrupación de 1’s que haga que la función valga uno para
esa combinación binaria de las entradas.
𝑃𝑃3 = 𝐵𝐵1𝐵𝐵0𝐴𝐴1𝐴𝐴0
���� + 𝐵𝐵1𝐵𝐵0
𝑃𝑃2 = 𝐵𝐵1𝐴𝐴1𝐴𝐴0 ����𝐴𝐴1
����𝐴𝐴0 + 𝐵𝐵1𝐵𝐵0
𝑃𝑃1 = 𝐵𝐵1𝐴𝐴1 ����𝐴𝐴0 + 𝐵𝐵1
����𝐵𝐵0𝐴𝐴1 + 𝐵𝐵0𝐴𝐴1𝐴𝐴0
����
𝑃𝑃0 = 𝐵𝐵0𝐴𝐴0
Solución:
Partimos de la suposición de que ambos diodos conducen, con lo cual, son
sustituidos por un cortocircuito, al considerarse ideales, resultando el siguiente
circuito:
Solución:
Partimos de la suposición de que todos los diodos conducen, con lo cual, son
sustituidos por un cortocircuito, al considerarse ideales, resultando el siguiente
circuito:
Solución:
Dado que VDD es positiva, la corriente en el diodo va a circular desde el ánodo
hasta el cátodo, con lo cual el diodo debería estar en directa, siempre y cuando,
su tensión, Vd, supere la caída de tensión umbral de conducción, Vγ. Si
asumimos que el diodo está en directa, y lo sustituimos por una tensión
constante de valor Vγ, su corriente puede calcularse, a partir del siguiente
circuito, aplicando la ley de Ohm:
𝑉𝑉𝐷𝐷𝐷𝐷 − 𝑉𝑉𝛾𝛾
𝐼𝐼𝑑𝑑 = = 0.4125𝑚𝑚𝑚𝑚
𝑅𝑅1
Al ser VDD mayor que Vγ, el diodo está en directa, su tensión Vd es constante e
igual a Vγ, (dado que asumimos el modelo de caída de voltaje constante) y su
corriente es el valor de Id calculado anteriormente.
Solución:
En este circuito VDD es positiva, por lo que la corriente en el diodo trataría de
circular desde el cátodo hasta el ánodo. Esto no es posible en un diodo, que sólo
permite que circule corriente desde el ánodo hacia el cátodo, con lo cual,
asumimos que el diodo está en inversa, es decir, se comporta como un circuito
abierto, por el no circula corriente, Id=0mA y la tensión Vd, será igual a VDD:
𝑉𝑉𝑑𝑑 = 𝑉𝑉𝐷𝐷𝐷𝐷 = 6𝑉𝑉
𝐼𝐼𝑑𝑑 = 0𝑚𝑚𝑚𝑚
El diodo está en inversa pues la tensión entre el ánodo y el cátodo (-Vd) es
negativa.
La tensión que cae en R1, al no circular corriente por la rama, es cero.
𝑉𝑉𝑅𝑅1 = 0𝑉𝑉
Solución:
En este caso, la tensión VDD no supera la caída de tensión umbral de conducción
en el diodo, Vγ, con lo cual, el diodo está en inversa y por lo tanto, se comporta
como un circuito abierto. Así pues, al no circular corriente por el diodo:
𝐼𝐼𝑑𝑑 = 0𝑚𝑚𝑚𝑚
La tensión que cae en R1 es cero:
𝑉𝑉𝑅𝑅1 = 0𝑉𝑉
Y la tensión en el diodo es:
𝑉𝑉𝑑𝑑 = 𝑉𝑉𝐷𝐷𝐷𝐷 = 0.5𝑉𝑉
Solución:
Vamos a asumir que el diodo está trabajando en zona zéner, en tal caso, según
el modelo de caída de voltaje constante, tendríamos una caída de tensión en el
diodo de 4.5V, tal y como nos indica el enunciado. Por lo tanto, la corriente que
circula por el circuito será:
𝑉𝑉𝐷𝐷𝐷𝐷 − 𝑉𝑉𝑍𝑍𝑍𝑍 6 − 4.5
𝐼𝐼𝑍𝑍 = = = 1𝑚𝑚𝑚𝑚
𝑅𝑅1 1.5𝑘𝑘
Dado que IZ es positiva, podemos confirmar que el diodo está en zona Zéner. Si
hubiera salido negativa, el diodo estaría en inversa, y por tanto, no conduciría.
La tensión que cae en R1, aplicando la ley de Ohm será:
𝑉𝑉𝑅𝑅1 = 𝐼𝐼𝑍𝑍 · 𝑅𝑅1 = 1.5𝑉𝑉
Solución:
Si asumimos que el diodo está trabajando en zona zéner, según el modelo de
cáida de voltaje constante, la tensión en el zéner será VZK=4.5V. Por lo tanto, la
corriente que circula por el circuito, y por el diodo zéner será:
𝑉𝑉𝐷𝐷𝐷𝐷 − 𝑉𝑉𝑍𝑍𝑍𝑍 6 − 4.5
𝐼𝐼𝑍𝑍 = = = 1𝑚𝑚𝑚𝑚
𝑅𝑅1 1.5𝑘𝑘
Al ser positiva esta corriente, podemos confirmar que el diodo está trabajando
en zona zéner.
Por otro lado, la tensión que cae en R1, Vo, será:
𝑉𝑉𝑂𝑂 = 𝐼𝐼𝑍𝑍 · 𝑅𝑅1 = 1.5𝑉𝑉
Solución:
Si asumimos que ambos diodos conducen, es decir, que el diodo zéner está
trabajando en zona zéner y que el otro diodo está en directa, la tensión de
salida, Vo, será:
𝑉𝑉𝑜𝑜 = 𝑉𝑉𝑉𝑉 + 𝑉𝑉𝑍𝑍𝑍𝑍 = 0.6 + 6.5 = 7.1𝑉𝑉
Ambos diodos van a conducir, cuando la corriente ID sea positiva:
𝑉𝑉𝑖𝑖𝑖𝑖 − �𝑉𝑉𝛾𝛾 + 𝑉𝑉𝑍𝑍𝑍𝑍 �
𝐼𝐼𝐷𝐷 =
𝑅𝑅1
Por lo tanto, la condición que debe cumplir la tensión de entrada Vin, para que
ID sea positiva es que:
𝑉𝑉𝑖𝑖𝑖𝑖 ≥ 𝑉𝑉𝛾𝛾 + 𝑉𝑉𝑍𝑍𝑍𝑍
𝑉𝑉𝑖𝑖𝑖𝑖 ≥ 7.1𝑉𝑉
Así pues, si se cumple dicha condición, ambos diodos conducen y Vo=7.1V. En
tal caso, el valor de ID se podrá calcular a partir de la siguiente ecuación:
𝑉𝑉𝑖𝑖𝑖𝑖 − �𝑉𝑉𝛾𝛾 + 𝑉𝑉𝑍𝑍𝑍𝑍 � 𝑉𝑉𝑖𝑖𝑖𝑖 − 7.1
𝐼𝐼𝐷𝐷 = =
𝑅𝑅1 15𝑘𝑘
Y el valor máximo de ID (IDmax) se obtendrá cuando Vin tome su valor máximo,
en nuestro caso, 8V.
𝑉𝑉𝑖𝑖𝑖𝑖𝑖𝑖𝑖𝑖𝑖𝑖 − 7.1 8 − 7.1
𝐼𝐼𝐷𝐷𝐷𝐷𝐷𝐷𝐷𝐷 = = = 0.06𝑚𝑚𝑚𝑚
15𝑘𝑘 15𝑘𝑘
Si Vin no supera los 7.1V, entonces ID tendería a ser negativa, es decir, los diodos
no pueden conducir y por tanto, estarían en inversa, siendo ID=0mA. Cuando
esto sucede, la tensión de salida coincidirá con la tensión de entrada, Vin, al no
caer tensión en R1.
Según lo anterior, la representación gráfica de Vo(t) será:
Solución:
Vamos a asumir que el transistor está trabajando en zona activa. En tal caso, la
caída de tensión entre la base y el emisor en continua será VBEon, y por lo tanto,
podemos calcular la corriente en la base, IB, a partir de la siguiente expresión:
6 − 𝑉𝑉𝐵𝐵𝐵𝐵𝐵𝐵𝐵𝐵
𝐼𝐼𝐵𝐵 = = 0.36𝑚𝑚𝑚𝑚
𝑅𝑅𝐵𝐵
En activa, las corrientes en un transistor bipolar son proporcionales, es decir:
𝐼𝐼𝐶𝐶 = 𝛽𝛽 · 𝐼𝐼𝐵𝐵 = 36𝑚𝑚𝑚𝑚
Con el valor de IC, podemos calcular la tensión de colector, VC:
𝑉𝑉𝐶𝐶 = 12𝑉𝑉 − 𝐼𝐼𝐶𝐶 · 𝑅𝑅𝐶𝐶 = −42𝑉𝑉
Se ha obtenido un valor negativo para la tensión de colector, lo cual no es
posible ya que al tratarse de un transistor bipolar npn, para estar en activa es
necesario que se cumpla la siguiente condición 𝑉𝑉𝐶𝐶 ≥ 𝑉𝑉𝐵𝐵 , condición que hace
estar polarizada en inversa la unión C-B. Por lo tanto, la suposición de partida
no es cierta, el transistor no está en zona activa.
Solución:
Vamos a asumir que el transistor está trabajando en zona activa. En tal caso, la
caída de tensión entre la base y el emisor en continua será VBEon, y por lo tanto,
podemos calcular la corriente en la base, IB, a partir de la siguiente expresión:
2 − 𝑉𝑉𝐵𝐵𝐸𝐸𝐸𝐸𝐸𝐸
𝐼𝐼𝐵𝐵 = = 0.02𝑚𝑚𝑚𝑚
𝑅𝑅𝐵𝐵
En activa, las corrientes en un transistor bipolar son proporcionales, es decir:
𝐼𝐼𝐶𝐶 = 𝛽𝛽 · 𝐼𝐼𝐵𝐵 = 2𝑚𝑚𝑚𝑚
Con el valor de IC, podemos calcular la tensión de colector, VC:
𝑉𝑉𝐶𝐶 = 7𝑉𝑉 − 𝐼𝐼𝐶𝐶 · 𝑅𝑅𝐶𝐶 = 4.2𝑉𝑉
Y aplicando la primera ley de kirchoff, se obtiene IE:
𝐼𝐼𝐸𝐸 = 𝐼𝐼𝐵𝐵 + 𝐼𝐼𝐶𝐶 = 2.02𝑚𝑚𝑚𝑚
Ahora nos queda comprobar que el transistor está en activa. Un transistor
bipolar está en activa cuando la unión C-B está en inversa. En un transistor npn,
eso implica que 𝑉𝑉𝐶𝐶 ≥ 𝑉𝑉𝐵𝐵 lo cual es cierto pues, VC=4.2V y VB=0.7V. Por lo tanto,
podemos concluir que el transistor está polarizado en activa.
Vamos a asumir que el transistor bipolar está trabajando en zona activa. En tal
caso, la caída de tensión entre la base y el emisor en continua será VBEon. Para
calcular la corriente en la base, IB, aplicamos la segunda ley de Kirchoff en la
malla de entrada:
𝑉𝑉𝐶𝐶𝐶𝐶 = 𝐼𝐼𝐵𝐵 · 𝑅𝑅𝐵𝐵 + 𝑉𝑉𝐵𝐵𝐵𝐵𝐵𝐵𝐵𝐵 + 𝐼𝐼𝐸𝐸 · 𝑅𝑅𝐸𝐸
Teniendo en cuenta que en activa, las corrientes son proporcionales, podemos
sustituir en la ecuación anterior IE, por:
𝐼𝐼𝐸𝐸 = (𝛽𝛽 + 1)𝐼𝐼𝐵𝐵
Y nos quedaría:
𝑉𝑉𝐶𝐶𝐶𝐶 = 𝐼𝐼𝐵𝐵 · 𝑅𝑅𝐵𝐵 + 𝑉𝑉𝐵𝐵𝐵𝐵𝐵𝐵𝐵𝐵 + (𝛽𝛽 + 1)𝐼𝐼𝐵𝐵 · 𝑅𝑅𝐸𝐸
Solución:
Vamos a asumir que el transistor está trabajando en zona activa. En tal caso, la
caída de tensión entre la base y el emisor en continua será VBEon, y por lo tanto,
podemos calcular la corriente en la base, IB, a partir de la siguiente expresión:
0.8 − 𝑉𝑉𝐵𝐵𝐵𝐵𝐵𝐵𝐵𝐵
𝐼𝐼𝐵𝐵 = = 0.006𝑚𝑚𝑚𝑚
𝑅𝑅𝐵𝐵
En activa, las corrientes en un transistor bipolar son proporcionales, es decir:
𝐼𝐼𝐶𝐶 = 𝛽𝛽 · 𝐼𝐼𝐵𝐵 = 0.66𝑚𝑚𝑚𝑚
Con el valor de IC, podemos calcular la tensión de colector, VC:
𝑉𝑉𝐶𝐶 = 15𝑉𝑉 − 𝐼𝐼𝐶𝐶 · 𝑅𝑅𝐶𝐶 = 5𝑉𝑉
Y aplicando la primera ley de kirchoff, se obtiene IE:
𝐼𝐼𝐸𝐸 = 𝐼𝐼𝐵𝐵 + 𝐼𝐼𝐶𝐶 = 0.67𝑚𝑚𝑚𝑚
Ahora nos queda comprobar que el transistor está en activa. Un transistor
bipolar está en activa cuando la unión C-B está en inversa. En un transistor npn,
eso implica que 𝑉𝑉𝐶𝐶 ≥ 𝑉𝑉𝐵𝐵 lo cual es cierto pues, VC=5V y VB=0.6V. Por lo tanto,
podemos concluir que el transistor está polarizado en activa.
Solución:
Si asumimos que el transistor está trabajando en zona activa, la caída de tensión
entre la base y el emisor en continua será VBEon, por lo tanto, podemos calcular
la tensión en el emisor como:
𝑉𝑉𝐸𝐸 = 𝑉𝑉𝐵𝐵𝐵𝐵 − 𝑉𝑉𝐵𝐵𝐵𝐵𝐵𝐵𝐵𝐵 = 4.4𝑉𝑉
Problema 4.14. En el circuito de la figura, RC=RE=1 kΩ, R1=10 kΩ, R2=5 kΩ.
Determinar el punto de trabajo, es decir, el valor de las corrientes IB, IC e IE, así
como el valor de la tensión colector-emisor, VCE y la tensión en la base, VB.
Indique también la zona de funcionamiento del transistor. Considere β=100,
VBEon=0.6 V y VCEsat=0.2 V.
Solución:
Para realizar este análisis, sin despreciar la corriente de base, es necesario
calcular el equivalente Thevenin en la base del transistor.
Así pues, la tensión del equivalente Thevenin en la base, VTH, o tensión en
abierto en la base, vendrá dada por:
𝑅𝑅2
𝑉𝑉𝑇𝑇𝑇𝑇 = 15 = 5𝑉𝑉
𝑅𝑅1 + 𝑅𝑅2
Y la resistencia del equivalente Thevenin será:
𝑅𝑅𝑇𝑇𝑇𝑇 = 𝑅𝑅1 ||𝑅𝑅2 = 3.33𝑘𝑘
Sustituimos ahora el circuito de entrada por su equivalente Thevenin, tal y
como se muestra en la figura:
Para proceder al análisis del circuito vamos a asumir que el transistor está en
zona activa. Si además, aplicamos la segunda ley de kirchoff en la malla de
entrada, obtenemos:
𝑉𝑉𝑇𝑇𝑇𝑇 = 𝐼𝐼𝐵𝐵 · 𝑅𝑅𝑇𝑇𝑇𝑇 + 𝑉𝑉𝐵𝐵𝐵𝐵𝐵𝐵𝐵𝐵 + 𝐼𝐼𝐸𝐸 · 𝑅𝑅𝐸𝐸
Teniendo en cuenta que en activa, las corrientes son proporcionales, podemos
sustituir en la ecuación anterior IE, por:
𝐼𝐼𝐸𝐸 = (𝛽𝛽 + 1)𝐼𝐼𝐵𝐵
Y nos quedaría:
𝑉𝑉𝑇𝑇𝑇𝑇 = 𝐼𝐼𝐵𝐵 · 𝑅𝑅𝑇𝑇𝑇𝑇 + 𝑉𝑉𝐵𝐵𝐵𝐵𝐵𝐵𝐵𝐵 + (𝛽𝛽 + 1)𝐼𝐼𝐵𝐵 · 𝑅𝑅𝐸𝐸
De ahí podemos despejar el valor de IB:
𝑉𝑉𝑇𝑇𝑇𝑇 − 𝑉𝑉𝐵𝐵𝐵𝐵𝐵𝐵𝐵𝐵 5 − 0.6
𝐼𝐼𝐵𝐵 = = = 0.042𝑚𝑚𝑚𝑚
𝑅𝑅𝑇𝑇𝑇𝑇 + (𝛽𝛽 + 1)𝑅𝑅𝐸𝐸 3.33𝑘𝑘 + 101𝑘𝑘
En activa, las corrientes en un transistor bipolar son proporcionales, es decir:
𝐼𝐼𝐶𝐶 = 𝛽𝛽 · 𝐼𝐼𝐵𝐵 = 4.217𝑚𝑚𝑚𝑚
Y aplicando la primera ley de kirchoff, se obtiene IE:
Solución:
Vamos a asumir que el transistor está trabajando en zona activa. Por lo tanto, la
caída de tensión entre el emisor y la base en continua será VEBon. Esto nos
permite calcular la tensión en la base:
𝑉𝑉𝐵𝐵 = 𝑉𝑉𝐸𝐸 − 𝑉𝑉𝐸𝐸𝐸𝐸𝐸𝐸𝐸𝐸 = −0.7𝑉𝑉
A partir de VB, podemos calcular la corriente de base, IB:
Solución:
Si asumimos que el transistor trabaja en zona activa, la caída de tensión entre el
emisor y la base en continua será VEBon. Por lo tanto, la tensión en el emisor será:
𝑉𝑉𝐸𝐸 = 𝑉𝑉𝐵𝐵𝐵𝐵 + 𝑉𝑉𝐸𝐸𝐸𝐸𝐸𝐸𝐸𝐸 = −10.7 + 0.7 = −10𝑉𝑉
A partir de la tensión de emisor, podemos calcular la corriente de emisor, IE:
−𝑉𝑉𝐸𝐸𝐸𝐸 − 𝑉𝑉𝐸𝐸 −5 − (−10)
𝐼𝐼𝐸𝐸 = = = 0.5𝑚𝑚𝑚𝑚
𝑅𝑅𝐸𝐸 10𝑘𝑘
Dado que en continua, las corrientes en los terminales del transistor bipolar son
proporcionales, podemos calcular IC e IB de la siguiente forma:
𝛽𝛽
𝐼𝐼𝐶𝐶 = = 𝛼𝛼 · 𝐼𝐼𝐸𝐸 = 0.495𝑚𝑚𝑚𝑚
𝛽𝛽 + 1
𝐼𝐼𝐸𝐸
𝐼𝐼𝐵𝐵 = = 4.95µ𝐴𝐴
𝛽𝛽 + 1
La tensión de colector, VC, la calculamos a partir de la corriente de colector, IC:
𝑉𝑉𝐶𝐶 = 𝐼𝐼𝐶𝐶 · 𝑅𝑅𝐶𝐶 − 𝑉𝑉𝐶𝐶𝐶𝐶 = −13.02𝑉𝑉
Así pues, la tensión emisor-colector, VEC será:
𝑉𝑉𝐸𝐸𝐸𝐸 = 𝑉𝑉𝐸𝐸 − 𝑉𝑉𝐶𝐶 = 3.02𝑉𝑉
Quedaría comprobar que el transistor está en zona activa. En el caso de un
transistor pnp, para que esté trabajando en zona activa se debe cumplir:
𝑉𝑉𝐵𝐵𝐵𝐵 ≥ 0 y 𝑉𝑉𝐸𝐸𝐸𝐸 ≥ 𝑉𝑉𝐸𝐸𝐸𝐸𝐸𝐸𝐸𝐸𝐸𝐸 .
Al ser 𝑉𝑉𝐵𝐵𝐵𝐵 = 2.32𝑉𝑉 y 𝑉𝑉𝐸𝐸𝐸𝐸 = 3.02𝑉𝑉, ambas condiciones se cumplen, y por tanto,
podemos confirmar que el transistor se encuentra en zona activa.
Solución:
Vamos a asumir que el transistor JFET está trabajando en zona pinch-off o
saturación. En tal caso, la ecuación característica del transistor es:
𝑉𝑉𝐺𝐺𝐺𝐺 2
𝐼𝐼𝐷𝐷 = 𝐼𝐼𝐷𝐷𝐷𝐷𝐷𝐷 · �1 − �
𝑉𝑉𝑃𝑃
Además, del análisis del circuito, podemos obtener la ecuación de la recta de
carga, que relaciona en este caso, la corriente de drenador, ID, con la tensión
puerta-fuente, VGS. Teniendo en cuenta que la corriente de puerta es cero, la
tensión en la puerta será 𝑉𝑉𝐺𝐺 = 0𝑉𝑉 y la tensión puerta-fuente, VGS:
𝑉𝑉𝐺𝐺𝐺𝐺 = −𝐼𝐼𝐷𝐷 · 𝑅𝑅𝑆𝑆
Con las dos ecuaciones anteriores, se plantea un sistema de dos ecuaciones con
dos incógnitas y se resuelve por sustitución. De esta forma, al sustituir valores
numéricos, se llegando a una ecuación de segundo grado, cuya incógnita es ID:
𝐼𝐼𝐷𝐷 2 − 12𝐼𝐼𝐷𝐷 + 16 = 0
Para esta ecuación de segundo grado existen dos soluciones posibles: 𝐼𝐼𝐷𝐷1 =
10.47𝑚𝑚𝑚𝑚 e 𝐼𝐼𝐷𝐷2 = 1.527𝑚𝑚𝑚𝑚. Nos quedamos con el valor que satisface la
condición: 𝑉𝑉𝐺𝐺𝐺𝐺 ≥ 𝑉𝑉𝑃𝑃 , siendo ésta la condición de conducción de un transistor
JFET de canal N. Dicho valor es ID2, es decir:
𝐼𝐼𝐷𝐷 = 𝐼𝐼𝐷𝐷2 = 1.527𝑚𝑚𝑚𝑚 → 𝑉𝑉𝐺𝐺𝐺𝐺 = 𝑉𝑉𝐺𝐺𝐺𝐺2 = −0.763𝑉𝑉
siendo 𝑉𝑉𝐺𝐺𝐺𝐺2 ≥ 𝑉𝑉𝑃𝑃 .
Y dado que 𝑉𝑉𝐺𝐺 = 0𝑉𝑉, tenemos que 𝑉𝑉𝑆𝑆 = 0.763𝑉𝑉.
El valor de la tensión de drenador, VD, lo obtenemos a partir del valor de la
corriente de drenador, ID:
𝑉𝑉𝐷𝐷 = 𝑉𝑉𝐷𝐷𝐷𝐷 − 𝐼𝐼𝐷𝐷 · 𝑅𝑅𝐷𝐷 = 3.88𝑉𝑉
Nos quedaría comprobar que el transistor está trabajando en zona de saturación
o pinch-off. Para un transistor JFET de canal N, la condición que se debe
cumplir para estar en dicha zona es 𝑉𝑉𝐷𝐷 ≥ 𝑉𝑉𝐺𝐺 − 𝑉𝑉𝑃𝑃 , lo cual es cierto, pues,
3.88𝑉𝑉 ≥ 2𝑉𝑉, por lo tanto, podemos confirmar que el transistor está trabajando
en zona de saturación o pinch-off.
Solución:
a) Calcular el valor de las corrientes IB, IC e IE y la tensión de salida Vo.
Determinar la zona de funcionamiento del transistor.
Una vez conocida IB y asumiendo que estamos en zona activa, podemos calcular
el resto de corrientes, ya que éstas son proporcionales entre sí:
IC = β · IB = 19.019mA
IE = IC + IB = 19.209mA
Conocidas las corrientes, calculamos las tensiones en los diferentes puntos del
circuito:
VE = IE · R E = 19V
VB = VE + VBEon = 19.6V
VC = 20 − IC · R C = 0.98V
Dado que VC<VB y se trata de un transistor npn, el transistor no puede estar en
activa. Procedemos entonces a repetir el análisis bajo la suposición de que el
transistor está en saturación.
En ese caso, aplicando la segunda ley de Kirchoff en las dos mallas del circuito
obtenemos:
𝐼𝐼𝐸𝐸 = 13.06𝑚𝑚𝑚𝑚
𝐼𝐼𝐶𝐶 = 6.73𝑚𝑚𝑚𝑚
Asumiendo que el zéner está en zona zéner, la tensión en la base del transistor
será:
𝑉𝑉𝐸𝐸
𝐼𝐼𝐸𝐸 = = 4.1𝑚𝑚𝑚𝑚
𝑅𝑅𝐸𝐸
20 − 𝑉𝑉𝑍𝑍𝑍𝑍
𝐼𝐼𝑅𝑅1 = = 15.3𝑚𝑚𝑚𝑚
𝑅𝑅1
Dado que 𝐼𝐼𝑍𝑍 > 𝐼𝐼𝑍𝑍𝑍𝑍𝑍𝑍𝑍𝑍𝑍𝑍 , podemos concluir que el zéner se encuentra en zona
zéner.
Y además:
Solución:
En el circuito de la figura, D3 y D4 no pueden conducir simultáneamente, por lo
que vamos a considerar que conducen D1, D2 y D3. Bajo esta hipótesis, el
circuito resultante sería:
Con ese valor para VA, el diodo D2 no conduciría, luego la hipótesis de partida
no es cierta. Vamos, por tanto, a considerar que los diodos que conducen son
sólo D1 y D3. En este caso, el circuito que nos queda será:
𝑅𝑅3
𝑉𝑉𝐴𝐴 = 𝑉𝑉1 · = 4𝑉𝑉
𝑅𝑅1 + 𝑅𝑅3
Para dicho valor de VA, se confirma que conducen solamente D1 y D3, porque
sólo en estos diodos la corriente circula desde el ánodo al cátodo.
Solución:
El diodo D1 conduce cuando la tensión de entrada 𝑉𝑉𝑖𝑖𝑖𝑖 (𝑡𝑡) supere la tensión
𝑉𝑉1 + 𝑉𝑉𝛾𝛾 . Superada dicha tensión, el diodo se comportará como un cortocircuito,
por lo que la tensión de salida 𝑉𝑉𝑜𝑜 (𝑡𝑡) quedará fijada en ese valor. Es decir:
La corriente máxima que circula por el diodo, vendrá dada por el valor de pico
de 𝑉𝑉𝑖𝑖𝑖𝑖 , es decir, 10V, de forma que:
Solución:
El fan-out (FO) se define como:
𝐹𝐹𝐹𝐹 = 𝑚𝑚𝑚𝑚𝑚𝑚{𝐹𝐹𝑂𝑂𝐻𝐻 , 𝐹𝐹𝑂𝑂𝐿𝐿 }
Siendo FOH, el fan-out a nivel alto:
𝐼𝐼𝑂𝑂𝑂𝑂
𝐹𝐹𝑂𝑂𝐻𝐻 = � �
𝐼𝐼𝐼𝐼𝐼𝐼
Y FOL, el fan-out a nivel bajo:
𝐼𝐼𝑂𝑂𝑂𝑂
𝐹𝐹𝑂𝑂𝐿𝐿 = � �
𝐼𝐼𝐼𝐼𝐼𝐼
Para los valores especificados en el enunciado, se obtiene:
𝐼𝐼𝑂𝑂𝑂𝑂
𝐹𝐹𝑂𝑂𝐻𝐻 = � � = 20
𝐼𝐼𝐼𝐼𝐼𝐼
𝐼𝐼𝑂𝑂𝑂𝑂
𝐹𝐹𝑂𝑂𝐿𝐿 = � � = 20
𝐼𝐼𝐼𝐼𝐼𝐼
Por lo tanto, el FO es de 20.
Solución:
En este caso, se obtiene:
𝐹𝐹𝐹𝐹 = 𝑚𝑚𝑚𝑚𝑚𝑚{𝐹𝐹𝑂𝑂𝐻𝐻 , 𝐹𝐹𝑂𝑂𝐿𝐿 } = 𝑚𝑚𝑚𝑚𝑚𝑚{2.5, 10} = 2
El fan-out debe ser un número entero ya que indica el número máximo de
unidades de carga que se pueden conectar a la salida de una puerta.
Solución:
El margen de ruido a nivel bajo, MNL, se calcula como:
𝑀𝑀𝑁𝑁𝐿𝐿 = 𝑉𝑉𝐼𝐼𝐼𝐼 − 𝑉𝑉𝑂𝑂𝑂𝑂 = 1.2 − 1.5 = −0.3𝑉𝑉
Y el margen de ruido a nivel alto, MNH, será:
Solución:
El margen de ruido a nivel bajo, MNL, será:
𝑀𝑀𝑁𝑁𝐿𝐿 = 𝑉𝑉𝐼𝐼𝐼𝐼 − 𝑉𝑉𝑂𝑂𝑂𝑂 = 0.8 − 0.6 = 0.2𝑉𝑉
Y a nivel alto:
𝑀𝑀𝑁𝑁𝐻𝐻 = 𝑉𝑉𝑂𝑂𝑂𝑂 − 𝑉𝑉𝐼𝐼𝐼𝐼 = 3.5 − 2.4 = 1.1𝑉𝑉
Por lo tanto, se garantiza la compatibilidad lógica, al haber obtenido ambos
márgenes de ruido positivos.
Solución:
A la hora de analizar el circuito para determinar qué función lógica está
implementado, se asume un comportamiento idealizado para los transistores,
RD RC
D1 V0
D2 D3
A
Q
RBE
Solución:
En primer lugar, se va a describir el funcionamiento del circuito. Cuando la
señal A de entrada se encuentre a nivel bajo, “0” lógico, el diodo D1 conduce y
la tensión en el ánodo de D1 va a tomar un valor bajo, que no será suficiente
para hacer que D2, D3 y Q conduzcan. En esta situación, cuando Q no conduce,
la tensión de salida, Vo, tomará el valor de Vcc, es decir, será un “1”. Como
La clave para que el circuito funcione tal y como se ha comentado, esto es, como
un inversor, está en el valor que debe tener en cada caso la tensión del ánodo
de D1 y D2, tensión a la que llamaremos a partir de este momento, tensión VP.
Dado que:
𝐼𝐼𝐵𝐵 = 𝐼𝐼𝑅𝑅𝑅𝑅 − 𝐼𝐼𝑅𝑅𝑅𝑅𝑅𝑅 = 0.125𝑚𝑚𝑚𝑚
De ahí podemos sacar el valor máximo de la corriente que puede circular por
RBE, y también el valor mínimo de RBE:
𝐼𝐼𝑅𝑅𝑅𝑅𝑅𝑅 = 𝐼𝐼𝑅𝑅𝑅𝑅 − 𝐼𝐼𝐵𝐵 = 0.375 − 0.125 = 0.25𝑚𝑚𝑚𝑚
𝑉𝑉𝐵𝐵𝐵𝐵𝐵𝐵𝐵𝐵 0.8
𝑅𝑅𝐵𝐵𝐵𝐵 = = = 3.2𝑘𝑘
𝐼𝐼𝑅𝑅𝑅𝑅𝑅𝑅 0.25
Por último, el diseño de RC también debe garantizar la saturación del transistor,
es decir, si el transistor está saturado, su tensión colector emisor es VCEsat=0.2V y
la corriente que circule por el colector deberá superar la corriente máxima de
activa ICmax=10mA. Teniendo esto en cuenta:
𝑉𝑉𝐶𝐶𝐶𝐶 − 𝑉𝑉𝐶𝐶𝐶𝐶𝐶𝐶𝐶𝐶𝐶𝐶
𝑅𝑅𝐶𝐶 ≤ = 480𝛺𝛺
𝐼𝐼𝐶𝐶𝐶𝐶𝐶𝐶𝐶𝐶
5v
0v
H OUT
H
Solución:
Para resolver este ejercicio, debemos calcular el tiempo de retardo que
experimenta la señal de entrada a través del primer camino, formado por las 3
puertas NAND y, a través del segundo camino, formado por la puerta NOT, la
NOR y la NAND. Dado que nos indican el valor que toman las entradas en
cada una de las puertas, podemos estimar el tiempo de retardo en cada uno de
los caminos teniendo en cuenta, qué transición (LH ó HL) experimenta la
salida de cada una de las puertas lógicas involucradas en el camino. Eso puede
apreciarse en la siguiente imagen.
LH H L
LH H L
H L LH