Controladores de Nivel de Agua

Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1de 11

2014

Control de un
depsito de agua

TRABAJO ARQUITECTURA DE COMPUTADORES I


OLIVER URONES GARCA
DAVID MARTN RAMOS
ADRIN RODRGUEZ CARNEIRO
ESCUELA POLITCNICA SUPERIOR DE ZAMORA | Universidad de Salamanca

ndice
ndice ..........................................................................................................

Especificaciones ................................................................................

Resolucin...............................................................................................

Implementacin ................................................................................

Eleccin de Componentes y presupuesto..................

Recursos .................................................................................................

10

Arquitectura de Computadores I

Especificaciones (enunciado)
Necesitamos un sistema digital de control del nivel de agua de un depsito que da
servicio al consumo. Este depsito de agua dispone de dos bombas de llenado B1 y B2
que deben ser o no activadas de acuerdo con la informacin proveniente de dos
sensores de nivel (inferior y superior) que indican, respectivamente, si el nivel de agua
est por debajo de un mnimo o por en-cima de un mximo. Ambos sensores toman
valores de forma sincronizada con una seal de reloj.
El sistema debe actuar de la siguiente manera. Cuando el nivel de agua del depsito
est por debajo del mnimo que marca el sensor inferior, se deben activar las dos
bombas de llenado. Si el nivel de agua est por encima de sensor situado en la parte
superior no se activa ninguna de las bombas. Si el nivel de agua est por encima del
sensor inferior pero por debajo del sensor superior se debe activar una nica bomba,
que debe ser la que lleve ms tiempo inactiva.
La informacin registrada por cada sensor de nivel en el depsito debe ser visualizada
mediante dos seales luminosas de alarma que indiquen, respectivamente, si el nivel
del depsito se encuentra por debajo del mnimo o por encima del mximo. El nmero
de bomba activada deber ser claramente mostrado mediante un visualizador de 7
segmentos.
Solicitamos un presupuesto para conocer el coste del circuito que pedimos, incluyendo
el diseo ms optimizado posible del mismo y comprobado mediante un simulador, los
posibles riesgos de funcionamiento del circuito implementado, el coste de los
elementos que lo componen y una evaluacin del precio que tendra realizarlo en una
placa de circuito impreso (PCB).

Arquitectura de Computadores I

Salidas: B1 B2 {

Entradas (sensores): {

}
}

NO POSIBLE entradas 01 (por debajo del inferior y por encima del superior)

Especificaciones (resumen conceptual)


Si debajo de S1, activar B1 y B2.
Si encima de S2, no activar ninguna bomba.
Si encima mnimo y debajo mximo, activar la bomba que ms tiempo lleve
inactiva.
***Nosotros adems activaremos la bomba que lleve menos tiempo activa, es
decir si se activaran las dos bombas a la vez y despus solo una, activaramos la
que menos tiempo lleve activada.
Se mostrarn dos seales luminosas que indicarn si el nivel del agua est por
encima del mximo o por debajo del mnimo.
Se mostrar el nmero de bomba activada por un 7 segmentos (uno para cada
bomba)

Arquitectura de Computadores I

Resolucin

Diagrama de estados

Matriz de estado
S1 S2
AB
00
01
11
10

00

01

11

10

01
01
11
11

(AB)n+1

01
01
11
11

00
10
00
10

00

01

11

10

1
1
1
1

B1

0
0
0
0

0
1
0
1

Matrices de salida
S1 S2
AB
00
01
11
10
B1=

Arquitectura de Computadores I

S1 S2
AB
00
01
11
10
B2=

00

01

11

10

1
1
1
1

B2

0
0
0
0

1
0
1
0

Matrices de programacin
S1 S2
AB
00
01
11
10

00

01

11

10

0X
0X
X0
X0

JAKA

0X
0X
X0
X0

0X
1X
X1
X0

00

01

11

10

1X
X0
X0
1X

1X
X0
X0
1X

0X
X1
X1
0X

JA=
KA=

S1 S2
AB
00
01
11
10

JBKB
JB=
KB=

Arquitectura de Computadores I

Implementacin
El circuito se implementar con dos sensores (S1, S2), con dos leds que mostrarn si no
supera un mnimo o si supera un mximo respectivamente, una puerta NOT, una
puerta OR de tres entradas, dos puertas AND de tres entradas cada una dos biestables
JK, dos leds de 7 segmentos y las salidas a las bombas (B1 y B2). Este circuito dar la
seal de activacin de las respectivas bombas, para activarlas se usara un rel para
cada una y si la entrada al circuito fuese corriente alterna tambin necesitaramos un
transformador (opcional). Algunas imgenes del circuito:

-Simulador Logisim

Arquitectura de Computadores I

DISEO PLACA DE CIRCUITO INTEGRADO

El circuito se montar en una placa PCB con la distribucin de los componentes que se
muestra en la siguiente imagen.

Arquitectura de Computadores I

La siguiente imagen muestra el circuito impreso y las conexiones en la placa PCB.

La siguiente imagen muestra el resultado final del circuito impreso y los componentes
montados en la placa PCB.

Arquitectura de Computadores I

Eleccin de componentes y presupuesto


COMPONENTES
Puerta lgica AND de 3 entradas
triple, SN74HC11DG4, HC, 5.2mA
SOIC 14 pines, alimentacin 2 to 6V

Puerta lgica OR de 3 entradas


triple, CD74HC4075MG4, HC, 5.2mA
SOIC 14 pines, alimentacin 2 to 6V

Puerta lgica NOT de 6 elementos


1,65V to 5,5V

Flip Flop Tipo J-K CD74HC73E, HC,


PDIP 14 pines Dual, alimentacin 2
to 6V

LED Uni-Color Red 635nm T-1

Display LED 7 Segmentos, conexin


comn: nodo, LED Rojo, 2200cd

Placa virgen fibra bungard 2 caras V207 de 140x260mm

Mano de obra

TOTAL

Arquitectura de Computadores I

PRECIO

PRECIO UNIDAD

1,33

0,133

(10 uds)

2,42
(10 uds)

3,50
(25 uds)

2,07
(10 uds)

4,25
(50 uds)

5
(5 uds)

5,88
(1 uds)

20
(2 horas)

48,35
(IVA Inc.)

0,242

0,14

0,207

0,085

5,88

10
17,687 (IVA Inc.)

Recursos
Programas utilizados:
Logisom:
http://ozark.hendrix.edu/~burch/logisim/index_es.html
LiveWire:
http://www.new-wave-concepts.com/ed/livewire.html
PCB Wizard:
http://www.new-wave-concepts.com/ed/wizard.html

Componentes:
Tienda RS Online Amidata S.A. Avenida de Europa, 19, 28224 - Pozuelo de
Alarcn - Madrid
http://es.rs-online.com/web/

Arquitectura de Computadores I

10

También podría gustarte