Clase 6
Clase 6
Clase 6
Ingeniería en Electrónica
LÓGICA SECUENCIAL
INTRODUCCIÓN AUTOMATISMOS SECUENCIALES.
MEMORIAS (LATCH)
TEMPORIZADORES
CONTADORES.
Salidas
• Señales a los preaccionadores
• Estados almacenados en memoria.
Eventos (TEMPORIZADORES – CONTADORES-LATCHES)
Salidas
Eventos
Entradas
AUTOMATISMOS- LÓGICA
SECUENCIAL
EVENTOS:
CUANTOS CUANTO
? TIEMPO ?
LÓGICA SECUENCIAL –
latch-flip’-flops
La operación de un latch se puede asociar a un interruptor. En lógica cableada existe
un elemento equivalente llamado bobina biestable, en ladder se utiliza una
instrucción para latch (set) y una segunda para unlatch (reset). Si una salida ha sido
lacheada on, permanecerá en este valor aun si la alimentación ha sido apagada
(remanencia).
LÓGICA SECUENCIAL-
TEMPORIZADORES
ON DELAY: retardo a la conexión
La entrada de reset R permite restablecer el valor inicial del valor de conteo interno. Mientras
R=1, la salida se desactiva y no se cuentan los impulsos en la entrada Cnt. En cada flanco
positivo en la entrada Cnt, el contador interno se incrementa en 1 si Dir = 0 o se decrementa
en 1 si Dir = 1.
AUTOMATISMOS- LÓGICA
SECUENCIAL
DIAGRAMA DE
FASES-ESTADOS
DIAGRAMA DE
TIEMPOS
REPRESENTACIÓN DE LOS
SISTEMAS DE LÓGICA
SECUENCIAL.
REDES DE PETRI.
DIAGRAMA
FUNCIONAL -
GRAFCET
AUTOMATISMOS- LÓGICA SECUENCIAL-
MÉTODO DE SÍNTESIS
CILINDRO A
CILINDRO B
AUTOMATISMOS- LÓGICA SECUENCIAL
DIAGRAMA DE ESTADOS Y FASES EJEMPLO:
NOMENCLATURA
Variable DESCRIPCIÓN FUNCIÓN
I1 INTERRUPTOR DE INICIO INICIA EL CICLO
I2 FINAL DE CARRERA EN A DETECTA QUE EL CILINDRO A ESTA EXTENDIDO
SF001=I1
SF002=I2
SF001 SF003=I3
SF004=I4
SF002
Y SF004 NEGADO=I5
SF003
I5
SF004
AUTOMATISMOS- LÓGICA SECUENCIAL
DIAGRAMA DE ESTADOS Y FASES EJEMPLO:
AUTOMATISMOS- LÓGICA SECUENCIAL