Examen T3 - Circuitos y Sistemas Digitales UPN 2024 - II

Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1de 7

PRUEBA UF NOTA

Evaluación (T3) X
FACULTAD DE INGENIERIA Parcial
Final
INGENIERIA MECATRONICA E INGENIERIA
Recuperación
ELECTRÒNICA
Curso: CICLO ALUMNO
CIRCUITOS Y SISTEMAS DIGITALES I II III IV V A. Paterno VELA
Profesor: A. Materno NAVARRETE
Dr. Ing. Néstor Corpus Vergara VI VII VIII IX X Nombres Anthony Gabriel
Fecha: 14 / 11 /24 Duración: 180´ X FIRMA

Indicaciones:
• Lea detenidamente las preguntas y conteste adecuadamente lo solicitado.
• Se tomará en cuenta el orden y la presentación

Problema 1.- Se requiere diseñar un circuito contador sincrónico, que genere de forma síncrona las
señales dadas en el siguiente diagrama de tiempos:

Nota: tomar como el bit más significativo S3

SOLUCIÓN

Para el desarrollo de este ejercicio, primero se debe diseñar dos tablas de verdad, con respecto
al enunciado
Luego, se tiene que realizar el diagrama de los mapas de Karnaugh
Problema 2.- Diseñar un contador de 3 bits que genere una secuencia del código Gray, utilizando
biestables tipo D
SOLUCIÓN

1. Primero, debemos hallar la tabla de verdad del FF Tipo D

2. Luego, se halla la tabla de transición del FF Tipo D

3. Después, se diseña las ondas de entrada y salida


4. A partir de entonces, se arma la tabla de verdad

5. ´Posteriormente, se arma los siguientes mapas de Karnaugh


6. Finalmente, se diseña el circuito, en el programa PROTEUS
Para ello se usaron los siguientes materiales TTL, para la implementación digital

1. 4 flip flops tipo “D”

2. 5 compuertas lógicas NOT

3. 8 compuertas lógicas AND

4. 7 compuerta lógicas XOR

5. 3 displays de 7 segmentos

6. Un CI Timer 555

7. 2 condensadores

8. Ochos resistencias de 10K

9. Dos resistencias de 200 ohms

10. Un 74LS83

11. Un 74LS47

También podría gustarte