Examen T3 - Circuitos y Sistemas Digitales UPN 2024 - II
Examen T3 - Circuitos y Sistemas Digitales UPN 2024 - II
Examen T3 - Circuitos y Sistemas Digitales UPN 2024 - II
Evaluación (T3) X
FACULTAD DE INGENIERIA Parcial
Final
INGENIERIA MECATRONICA E INGENIERIA
Recuperación
ELECTRÒNICA
Curso: CICLO ALUMNO
CIRCUITOS Y SISTEMAS DIGITALES I II III IV V A. Paterno VELA
Profesor: A. Materno NAVARRETE
Dr. Ing. Néstor Corpus Vergara VI VII VIII IX X Nombres Anthony Gabriel
Fecha: 14 / 11 /24 Duración: 180´ X FIRMA
Indicaciones:
• Lea detenidamente las preguntas y conteste adecuadamente lo solicitado.
• Se tomará en cuenta el orden y la presentación
Problema 1.- Se requiere diseñar un circuito contador sincrónico, que genere de forma síncrona las
señales dadas en el siguiente diagrama de tiempos:
SOLUCIÓN
Para el desarrollo de este ejercicio, primero se debe diseñar dos tablas de verdad, con respecto
al enunciado
Luego, se tiene que realizar el diagrama de los mapas de Karnaugh
Problema 2.- Diseñar un contador de 3 bits que genere una secuencia del código Gray, utilizando
biestables tipo D
SOLUCIÓN
5. 3 displays de 7 segmentos
6. Un CI Timer 555
7. 2 condensadores
10. Un 74LS83
11. Un 74LS47